您的位置 首页 应用

MAXIMD/A转换器MAX547的作业原理、功能特色和使用剖析

MAXIMD/A转换器MAX547的工作原理、性能特点和应用分析-MAX547的D/A转换是通过倒置的“R-2R”梯形网络实现的,这些网络可将13位数字输入量转换为相应的模拟输出电压。输出电压的大小与输入的基准电压大小成正比。MAX547芯片中每两个通道DAC共用一个基准电压输入端(REF)和一个模拟地输入端(AGND)。每个REF输入信号决定其所控制通道的满量程输出电压。每个AGND输入信号决定其所控制通道的偏置电压。图2所示是MAX547通过倒置的“R-2R”梯形网络实现D/A转化的简化电路原理图。

1.导言

MAX547是MAXIM公司出产的8通道、13位输入、电压输出的D/A转化器。其转化是经过倒置的“R-2R”梯形网络完成的。片内准确输出放大器可提供电压输出。在不需要外部元器件的前提下,MAX547的电压摆幅达-4.5V~+4.5V为双极性电压输出。MAX547内含带有13位并行数据总线的双缓冲接口逻辑电路。一切逻辑输入均与微机和TTL/CMOS电平兼容。别的,它的输出树立时刻短,输出电压与输入数字量的线性好。MAX547可用于工业进程的自动操控、设备的自动检测、数字补偿/增益调整的随机函数发生器等。

2.MAX547的特色及引脚功用

MAX547具有如下特色:

·不需调整,满13位有用;

·片内有8通道的D/A转化器;

·具有缓冲输出;

·出厂时线性已校准;

·输出与输入一一对应;

·单极性或双极性输出的电压摆幅达±4.5V;

·输出树立时刻短(5μs±1/2LSB);

·具有双缓冲输入锁存器;

·数字输入非同步装载,一次装载一对DAC锁存器;

·具有非同步的铲除输入信号,可将DAC锁存器内容一起复位到模仿地电平;

·与微处理机和TTL/CMOS电平兼容。

MAX547有PLCC和塑料FP两种封装方式,塑料扁平封装的MAX547管脚摆放如图1所示,管脚功用

MAXIMD/A转化器MAX547的作业原理、功能特色和运用剖析

3.作业原理

3.1D/A转化的完成

MAX547的D/A转化是经过倒置的“R-2R”梯形网络完成的,这些网络可将13位数字输入量转化为相应的模仿输出电压。输出电压的巨细与输入的基准电压巨细成正比。MAX547芯片中每两个通道DAC共用一个基准电压输入端(REF)和一个模仿地输入端(AGND)。每个REF输入信号决议其所操控通道的满量程输出电压。每个AGND输入信号决议其所操控通道的偏置电压。图2所示是MAX547经过倒置的“R-2R”梯形网络完成D/A转化的简化电路原理图。

图2中,DAC梯形网络的输出由增益为2的运算放大器缓冲。一切缓冲放大器的反相结点衔接各自的基准电压输入端REF。这样双极性电压输出规模能够-REF~+REF(4095/4096)。

3.2MAX547作业时序

驱动MAX547的异步输入LD信号可将数据从输入锁存器传送到DAC锁存器。DAC锁存器的数据用来设置输出电压。一切输入端的操控逻辑均经过电平触发完成。数据能够锁存也能够直接传送给DAC锁存器。由CS和WR信号一起操控输入锁存器。LD信号用于操控数据从输入锁存器传送到DAC锁存器。当CS和WR信号一起为逻辑低电平时,输入锁存器翻开;当LD信号为逻辑低电平时,DAC锁存器翻开,在CS和WR为低电平期间,地址线A0,A1,A2有必要有用,如图3所示。不然,数据会被写进过错的DAC。当CS和WR两信号中有一个为逻辑高电平时,数据将锁存在输入锁存器,在LD信号翻传至逻辑高电平的瞬间,MAX547再把数据锁存至DAC锁存器。若CS和WR信号为逻辑低电平,LD信号出被置为逻辑低电平,要完成数据正确传送,LD信号有必要在CS和WR信号失效后继续t3或更长时刻的逻辑低电平,如图3所示。驱异步CLR信号至逻辑低电平可使一切DAC的输出端复位到模似地电平,而与此刻CS、WR、LD端输入信号的状况无关。在CLR信号翻转至逻辑高电平的瞬间,数据1000H都被锁存至一切的输入锁存器和DAC锁存器中。

4.与MCS8051单片机的接口电路

MAX547与8051单片机的接口电路如图4所示。因为MAX547有13位输入位,而8051单片机只要8根数据线,所以单片机需分两次发送要转化的某一数据,因而,电路中选用了74LS377作为数据锁存器。它的相关指令如下:

假定挑选0通道(A2A1A0=000B),转化数暂存R1(高5位)和R0(低8位)中,则程序如下:

MOV DPTR,#8000H

MOV A,R0

MOVX A,@DPTR ;选中锁存器74LS377,并锁存低8位。

CLR P1.0;DAC A的锁存器通明。

MOV DPTR,#0000H

MOV A,R1

MOVX A,@DPTR ;选中MAX547及0通道,转化数送入DACA的输入锁存器

NOP

SETB P1.0 ;转化数送入DAC A锁存器,一起输出成果。

假如要取得±2.5V的满量程输出电压摆幅,能够选用MAX873作基准,它能够一起驱动悉数4个基准输入端。若想取得一个±4.096V的输出电压摆幅(1LSB=1mV),能够选用MAX676,它在+5V电源下足以驱动2个基准输入端。

用一个运算放大器能够缓冲基准输入以获取较高精度并能够运用具有极低驱动才能的基准输入端。图4中运算放大器的负结点直接接MAX547的基准结尾,并直接从基准输入端用低电流导线检测电压,以消除电路板引线阻抗的影响。而把反应电阻加到各个基准缓冲放大器是为了能经过单个基准发生不同的基准电压。每一个基准输入端用一个0.1μF/50V的钽电容接地,能够下降体系噪声对转化精度的影响。

AGND端接REF/2能取得正单极性输出。调理R2,则AGND可被偏置到电源电压规模内的任何电压,但要保证所用运算放大器有满足的吸收电流才能以吸收模仿地端的电流。双极性输出时,用一个带有未断开模仿地的多层印制板电路作模仿地可取得最优的作业体现。在正常作业情况下,当一切AGND管脚电势持平时,把4个AGND管脚衔接到同一点并一起作为数字体系的接地址,可最大极限地消除地线噪声对转化精度的影响。

别的一种接地规划办法是数字式偏置AG-ND。即把一个DAC的输出衔接到一个或多个AGND的输入端。用这种办法时,不要把一个DAC的输出与它自己的AGDN输入端相连。

别的,在敞开电源时应保证进入任何基准电压输入脚的电流不超越10mA。图4中在VSS和GND间衔接了一个肖特基管,以保证VSS电位不超越地电位300mV以上。在VSS与GND,VDD与GND之直接1μF的独石旁路电容可滤除电源和地之间的高频搅扰。在电源安稳之前,为防止电源搅扰信号影响转化精度,其逻辑输入端不能有电流输入。数字线或许驱动超越10mA的电流,因而应在逻辑管脚设置限流电阻(如470Ω)。

责任编辑:gt

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/yingyong/105179.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部