您的位置 首页 资料

高集成度D/A转换器LTC2704-16的功用特性及使用剖析

高集成度D/A转换器LTC2704-16的功能特性及应用分析-图2为LTC2704-16的内部结构图。LTC2704-16共有4个DAC,每个DAC都是独立的,并都有独立的偏移量调节引脚与相应的信号地为AGNDA、AGNDB、AGNDC和AGNDD。LTC2704-16把这4个DAC分为两组,DAC A和DAC B为一组,DAC C和DAC D为一组。每一组共用一只转换放大器。每个DAC都有一个接地端,DAC A和DAC B共用REF1,DAC C和DAC D共用REF2。

1、概述

LTC2704-16是Linear公司出产的独立4通道16位D/A转化器。该D/A转化器具有4个独立的数模转化通道,转化速度快,可广泛使用于进程操控、工业主动化、增益操控、自检测设备等范畴。

2、 LTC2704-16简介

2.1首要特性

LTC2704-16的首要特性如下:6种可编程输出规模:单极性:0 V~5 V,0 V~10 V;双极性:±5 V、±10 V、+2.5 V、-2.5 V~7.5 V;一切片上寄存器串行回读;输出驱动±5 mA;信号颤动《2 nV-sec;INL和DNL为1LSB;44引脚SSOP封装。

2.2引脚功用

高集成度D/A转化器LTC2704-16的功用特性及使用剖析

LTC2704-16的引脚摆放如图1所示,各引脚功用描绘如下:

V-:模仿负电源。一般为-15 V,规模为-4.5 V~16.5 V。一般情况下,为了抗干扰需在模仿地之间并联2只1μF的旁路电容

LDAC:异步DAC装载输入。当LDAC为低电平时,更新一切DAC。

CS/LD:同步片选与装载引脚。

SDI:串行数据输入端。当CS/LD为低电平时,数据在脉冲的上升沿载人。

SRO:串行回读数据输出端。脉冲的下降沿输出数据。回读数据在最终一位地址A0后输出。

SCK:串行时钟端。

CLR:异步清零端。当该引脚为低电平时,一切的码与span B2寄存器悉数清零。一切的DAC输出也悉数清零。

V+1:模仿电源为DAC的A和B通道供给模仿电源规模为4.5 V~16.5 V,一般为15 V。V+1与V+2不同。一般为了抗干扰应在模仿地之直接2只并联的1 μF的旁路电容。

V+2:模仿电源为DAC的C和D通道供给模仿电源,规模为4.5 V~16.5 V。一般为15 V。一般为了抗干扰应在模仿地之间衔接2只并联的1μF的旁路电容。

GND:接地。

AGND:模仿地。

VDD:数字电源,规模为2.7 V~5.5 V。

RFLAG:RESET标志引脚。复位或清零时,该引脚输出低电平;更新指令结束时,该引脚为高电平。

REFG1:DAC的A和B,高阻抗输入,用于按捺噪声。

REFG2:DAC的C和D,高阻抗输入,用于按捺噪声。

REF1:DAC的A和B相关输入。

REF2:DAC的C和D相关输入。

REFM1:转化Amp输出,用于DAC A和DAC B。

REFM2:转化Amp输出,用于DAC C和DAC D。

VOSA、VOSB、VOSC、VOSD:别离为A、B、C、D4个DAC的偏移量调理端。输出规模为±5 V。

C1A、C1B、C1C、C1D:别离为A、B、C、D 4个DAC的反应电容衔接端。该引脚为输出扩大器的负反应输入直接供给输入端口。

RFBA、RFBB、RFBC、RFBD:别离为A、B、C、D 4个DAC的输出反应电阻引脚。

OUTA、OUTB、OUTC、OUTD:别离为A、B、C、D4个DAC的输出引脚。

AGNDA、AGNDB、AGNDC、AGNDD:别离为A、B、C、D 4个DAC的信号地。

2.2 LTC2704-16的内部结构

图2为LTC2704-16的内部结构图。LTC2704-16共有4个DAC,每个DAC都是独立的,并都有独立的偏移量调理引脚与相应的信号地为AGNDA、AGNDB、AGNDC和AGNDD。LTC2704-16把这4个DAC分为两组,DAC A和DAC B为一组,DAC C和DAC D为一组。每一组共用一只转化扩大器。每个DAC都有一个接地端,DAC A和DAC B共用REF1,DAC C和DAC D共用REF2。

2.3 LTC2704-16的作业方法

2.3.1复位与清零

当LTC2704-16上电时,一切的DAC都在5 V形式下,一切的内部DAC寄存器都被置0且DAC的输出悉数为0 V。当CLR置低时,体系清零。指令和地址寄存器、数据码和B2缓冲寄存器全置0,DAC输出全置0。而B1缓冲寄存器保存,可使DAC康复到本来状况。假如CLR在操作中已被声明,则不能确保B1缓冲寄存器的完整性,其内容应选用回读方法校正或替代。

2.3.2休眠形式

当LTC2704-16在休眠形式下,DAC则进入休眠形式。当DAC A和DAC B其间一个处于休眠状况时,而它们共用的转化扩大器仍处于作业状况。只有当DAC A和DAC B都处于休眠状况时,共用的转化扩大器才处于休眠状况。经过SRO引脚为DAC分配地址和读取DAC状况。第5个LSB位为休眠状况位。

2.3.3串口通讯

当CS/LD为低电平时,SDI引脚的数据在上升沿被装入移位寄存器。LTC2704的最小装载序列为24位:4位指令、4位地址和16位的数据。假如输入序列为32位,前8位有必要为零,后边与24位的序列相同。

当CS/LD为低电平时,串行回读输出引脚(SRO)处于敞开状况。数据在指令(C3~C0)和地址(A3~A0)之后移入SDI。关于24位的装载序列,16位的数据在第8个至第23个时钟下降沿被移出,操控器在第9个至第24个时钟上升沿将其移入。

当CS/LD为高电平时,SRO引脚处于高阻状况,CS/LD为低电平时,开端装载数据时,SRO输出低电平直到开端回读数据停止。

当异步装载引脚LDAC为低电平时,一切DAC更新数据(数据从缓冲寄存器B1复制到B2),CS/LD在操作中有必要为高电平。

2.3.4回读功用

每个DAC有两对双缓冲数字寄存器,一对用于DAC码,一对用于输出span。每一个双缓冲寄存器包括B1和B2两个寄存器。B1是坚持寄存器,当数据经过读操作被移入B1时,DAC输出不受影响。B2只能经过复制Bl的内容才干改动,B2的内容直接操控DAC输出电压和输出范同。

别的,每个DAC都有一个回读寄存器,当DAC接收到回读指令时,4个寄存器中的一个被复制到回读寄存器中,然后移位传输到SRO引脚。在任何读或更新指令的16位数据中,SRO都会移出指令指定的寄存器内容。这种循环回读形式可用于削减操作次数。

当设定了DAC的span后,span位是最终4个被移入;当经过SRO校正DAC的span位时,span位最终被移出。当span被回读时,输出DAC的休眠状况。

3、LTC2704-16的使用

图3所示为DSP与LTC2704-16的接口电路。DSP选用SPI方法操控DAC,FSX0与LDAC相连,帧同步信号操控LTC2704-16的4个DAC。当FSX0为低电平时,一切DAC更新。选用3个通用I/O端口(GPIO0、GPIO6、GPIO7)别离操控CS/LD、CLR和RFLAG,并都要衔接上拉电阻。其间,RFLAG为标志引脚,当RFLAG为低电平时,D13发光。DAC的时钟信号也由DSP的CLKX0引脚供给。

无论是输入仍是输出,均在CS/LD为低电平时发生。一般输入或输出序列都选用24位格局。在序列中前4位为指令,然后是4位DAC地址,最终是16位的数据。4位的DAC地址指定由哪个DAC完结指令和处理16位的数据,也能够一起选取一切DAC,一起处理相同的指令与数据。CS/LD为高电平时,SRO处于高阻状况,此刻,可更新DAC。DAC的输出范同和输出电压是由B2寄存器决议,因为B2寄存器只能经过复制B1的内容才干改动,因而,更新时CS/LD有必要为低电平,一起RFLAG变为低电平。当履行清零和复位指令时,除B1以外的一切寄存器悉数清零,清零或复位后,DAC从B1寄存器读回原有状况。

LTC2704-16选用串口通讯方法,与其他的同类器材比较,无需占用更多引脚就可完成并行数据传输,节省资源。LXC2704-16最大特点是主动校准,每个通道都是独立的,并带有反应功用,可使数据输出愈加准确,抗干扰性更强。同读功用可有效地削减操作次数,节省了CPU资源。

4、结束语

LTC2704-16是一款高集成度D/A转化器,与选用多路DAC输出并别离扩大的同类器材比较,规划和布局简略。这款D/A转化器功用强大、结构简略,可广泛使用于工业设备和各种仪器的规划中。

责任编辑:gt

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/ziliao/105730.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部