您的位置 首页 模拟

DSP的电磁兼容性问题讨论

1 引言自从20世纪80年代初期第一片数字信号处理器芯片(DSP)问世以来,DSP就以数字器件特有的稳定性、可重复性、可大规模集成、特别是可编程性和易于实现自适应处理等特点,给数字信号处理

  1 导言

  自从20世纪80年代初期榜首片数字信号处理器芯片(DSP)面世以来,DSP就以数字器材特有的稳定性、可重复性、可大规划集成、特别是可编程性和易于完成自适应处理等特色,给数字信号处理的开展带来了巨大机会,使用领域宽广。但由于DSP是一个恰当杂乱、品种繁复并有许多分体系的数、模混合体系,所以来自外部的电磁辐射以及内部元器材之间、分体系之间和各传输通道间的窜扰对DSP及其数据信息所发生的搅扰,己严重地要挟着其作业的稳定性、牢靠性和安全性[1]。据统计,搅扰引起的DSP事端占其总事端的90%左右。一起DSP又不可防止地向外辐射电磁波,对环境中的人体、设备发生搅扰、阻碍或损害。而且跟着DSP运算速度的进步,可以实时处理的信号带宽也大大添加,它的研讨要点也转到了高速、实时使用方面。但正是这样,它的电磁兼容性问题也就越来越突出了,本文在DSP的电磁兼容性问题方面进行了一些讨论。

  2 DSP硬件方面的电磁兼容性

  电磁兼容性(EMC)包括体系的发射和灵敏度两方面的问题。假若搅扰不能彻底消除,也要使搅扰削减到最小。假如一个DSP体系契合下面三个条件,则该体系是电磁兼容的。(1) 对其它体系不发生搅扰;(2) 对其它体系的发射不灵敏;(3) 对体系自身不发生搅扰。

  2.1 DSP中的搅扰首要来历

  电磁搅扰是经过导体或经过辐射发生的,许多电磁发射源,如光照、继电器、DC 电机和日光灯都可引起搅扰。AC电源线、互连电缆、金属电缆和子体系的内部电路也都或许发生辐射或接收到不期望的信号。在高速数字电路中,时钟电路通常是宽带噪声的最大发生源。在快速DSP体系中,这些电路可发生高达300MHz 的谐波失真信号,在体系中应该把它们除去。在数字电路中,最简单受影响的是复位线、中断线和操控线。

  2.2 DSP中的传导性搅扰

  一种最明显能引起电路噪声的传达途径是经过导体。一条穿过噪声环境的导线可捡拾噪声,并把噪声送到别的电路而引起搅扰。规划人员有必要防止导线捡拾噪声,如噪声经过电源线进入电路后,若电源自身或衔接到电源的其它电路是搅扰源,则在电源线进入电路之前有必要对其去耦。

  2.3 DSP中的共阻抗耦合问题

  当来自两个不同电路的电流流经一个公共阻抗时就会发生共阻抗耦合。阻抗上的压降由两个电路决议。来自两个电路的地电流流经共地阻抗,电路 1的地电位被地电流2调制,噪声信号或DC补偿经共地阻抗从电路2耦合到电路1。

  2.4 DSP中的辐射耦合问题

  经辐射发生的耦合通称串扰。串扰是由电流流经导体时发生的电磁场引起的,电磁场会在附近的导体中感应出瞬态电流。

  2.5 DSP中的辐射现象

  辐射有两种根本类型:差分(DM)和共模(CM)两种形式。共模辐射或单极天线辐射是由无意的压降引起的,它使电路中一切的地衔接举高到体系地电位之上。就电场巨细而言,CM辐射是比 DM辐射更为严重的问题。为使CM辐射最小,有必要用切合实践的规划使共模电流降到零。

  2.6 影响EMC的因数

  (1)电压:电源电压越高,意味着电压振幅越大而发射就更多,而低电源电压影响灵敏度。

  (2)频率:高频信号与周期性信号会发生更多的辐射。在高频数字体系中,当器材处于开关状况时将发生电流尖峰信号;在模仿体系中,当负载电流改变时也将发生电流尖峰信号。

  (3)接地:在电路规划中,没有比选用牢靠和完美的地线衔接办法更重要的工作了,在一切EMC问题中,大部分问题是由不恰当的接地引起的。有单点、多点和混合三种信号接地办法。在频率低于1MHz时可选用单点接地办法;在高频使用中,最好选用多点接地;混合接地是低频用单点接地和高频用多点接地办法的结合。但高频数字电路和低电平模仿电路的地回路肯定不能混合。

  (4)PCB规划:恰当的印刷电路板(PCB)布线对防止电磁搅扰至关重要。

  (5)电源去耦:当器材开关时,在电源线上会发生瞬态电流,有必要衰减和滤掉这些瞬态电流,来自高di /dt源的瞬态电流导致地和线迹“发射”电压。高d i/dt发生大范围高频电流,鼓励部件和缆线辐射,流经导线的电流改变和电感会导致压降,减小电感或电流随时刻的改变可使该压降最小。

  2.7 DSP的硬件降噪技能

  2.7.1 板结构、线路组织方面的降噪技能

  (1)选用地和电源平板;(2)平板面积要大,以便为电源去耦供给低阻抗;(3)使外表导体最少;(4)选用窄线条(4到8密耳)以添加高频阻尼和下降电容耦合;(5)分隔数字、模仿、接收器、发送器地/电源线;(6)依据频率和类型分隔PCB上的电路;(7)不要切痕PCB,切痕附近的线迹或许导致不期望的环路;(8)选用叠层结构是对大多数信号全体性问题和EMC问题的最好防范措施,它可以做到对阻抗的有用操控,其内部的走线可构成易懂和可猜测的传输线结构。且要密封电源和地板层之间的线迹;(9)坚持相邻鼓励线迹之间的距离大于线迹的宽度以使串扰最小;(10)时钟信号环路面积应尽量小;(11)高速线路和时钟信号线要短且要直接衔接;(12)灵敏的线迹不要与传输高电流快速开关转化信号的线迹并行;(13)不要有浮空数字输入,以防止不必要的开关转化和噪声发生;(14)防止在晶振和其它固有噪声电路下面有供电线迹;(15)相应的电源、地、信号和回道路迹要平行布景,以消除噪声;(16)使时钟线、总线和片使能端与输入/输出线和衔接器分隔开来;(17)使道路时钟信号与I/O信号处于正交方位;(18)为使串扰最小,线迹用直角穿插和散置地线;(19)维护要害线迹(用4密耳到8密耳线迹以使电感最小,道路紧靠地板层,板层之间夹层结构,维护夹层的每一边都有地)。

  2.7.2 选用滤波技能降噪办法

  (1)对电源线和一切进入PCB的信号进行滤波,在IC的每一个点引脚处用高频低电感陶瓷电容(14MHz用0.1 mF,超越15MHz用0.01mF)进行去耦;(2)旁路模仿电路的一切电源供电和基准电压引脚;(3)旁路快速开关器材;(4)在器材引线处对电源/ 地去耦;(5)用多级滤波来衰减多频段电源噪声;(6)把晶振装置嵌入到板上而且接地;(7)在恰当的当地加屏蔽;(8)组织附近地线紧靠信号线,以便更有用地阻挠呈现新的电场;(9)把去耦线驱动器和接收器恰当地放置在紧靠实践的I/O接口处,这可下降PCB与其它电路的耦合,并使辐射和灵敏度下降;(10)对有搅扰的引线进行屏蔽和绞在一起,以消除PCB上的彼此耦合;(11)在理性负载上加箝位二极管。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/zhishi/moni/117862.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部