介绍SDRAM电路设计之前先了解下SDRAM的寻址原理。SDRAM内部是一个存储阵列,能够把它幻想成一个表格,和表格的检索原理相同,先指定行,再指定列,就能够精确找到所需求的存储单元,这是内存芯片寻址的根本原理,这个表格称为逻辑Bank。因为技能、本钱等原因,不可能只做一个全容量的Bank,并且因为SDRAM作业原理约束,单一的Bank会形成十分严峻的寻址抵触,大幅下降内存功率,所以在SDRAM内部分割成多个Bank,现在的SDRAM根本都是4个Bank。
SDRAM的地址引脚是复用的,在读写SDRAM存储单元时,操作过程是将读写地址分两次输入到芯片中,每一次由同一组地址线送入,两次送入到芯片上去的地址别离称为行地址和列地址,它们被锁存到芯片内部的行地址锁存器和列地址锁存器。下面是该芯片的部分信号阐明:
nSRAS:SDRAM行地址选通信号
nSCAS:SDRAM列地址选通信号
nSCS:SDRAM芯片挑选信号(选用Bank6作为sdram空间,也能够挑选Bank7)
nWBE[3:0]:SDRAM数据屏蔽信号
SCLK0[1]:SDRAM时钟信号
SCKE:SDRAM时钟答应信号
LDATA[0:31]:32位数据信号
LADDR[2:14]:队伍地址线
LADDR[25:24]:bank挑选线