在硬件体系规划中,一般咱们重视的串扰首要发生在连接器、芯片封装和间隔比较近的平行走线之间。但在某些规划中,高速差分过孔之间也会发生较大的串扰,本文对高速差分过孔之间的发生串扰的状况供给了实例仿真剖析和解决办法。
高速差分过孔间的串扰
关于板厚较厚的PCB来说,板厚有或许到达2.4mm或许3mm。以3mm的单板为例,此刻一个通孔在PCB上Z方向的长度能够到达将近118mil。假如PCB上有0.8mm pitch的BGA的话,BGA器材的扇出过孔间隔只要大约31.5mil。
如图1所示,两对相邻差分过孔之间Z方向的并行长度H大于100mil,而两对差分过孔在水平方向的间隔S=31.5mil。在过孔之间Z方向的并行间隔远大于水平方向的间隔时,就要考虑高速信号差分过孔之间的串扰问题。趁便提一下,高速PCB规划的时分应该尽或许最小化过孔stub的长度,以削减对信号的影响。如下图所1示,挨近Bottom层走线这样Stub会比较短。或许能够选用背钻的办法。
图1:高速差分过孔发生串扰的状况(H》100mil, S=31.5mil )
差分过孔间串扰的仿真剖析
下面是对一个板厚为3mm,0.8mm BGA扇出过孔pitch为31.5mil,过孔并行间隔H=112mil的规划实例进行的仿真。
如图2所示,咱们依据走线将4对差分对界说成8个差分端口。
图2:串扰仿真端口界说
假定差分端口D1—D4是芯片的接纳端,咱们经过调查D5、D7、D8端口对D2端口的远端串扰来剖析相邻通道的串扰状况。由图3所示的成果咱们能够看到间隔较近的两个通道,通道间的远端串扰能够到达-37dB@5GHz和-32dB@10GHz,需求进一步优化规划来减小串扰。
图3:差分对间的串扰仿真成果
或许读到这儿您会发生疑问:怎么判定是差分过孔引起的串扰而不是差分走线引起的串扰呢?
为了阐明这个问题,咱们将上述的实例分红BGA扇出区域和差分走线两部分别离进行仿真。仿真成果如图4所示:
图4:BGA扇出区域和差分走线串扰仿真成果
从图4右侧的仿真成果能够看出差分走线间的串扰都在-50dB以下,在10GHz频段下乃至到达了 -60dB以下。而BGA扇出区域的串扰和本来全体仿真的串扰数值比较挨近。从图4中的仿真成果咱们能够得出在上述实例中差分过孔间的串扰起首要作用。
差分过孔间串扰的优化
了解了此类问题发生串扰的本源,优化差分过孔之间串扰的办法就比较清晰了。添加差分过孔之间的间隔是简单易行而且非常有用的办法。咱们在实例原规划的根底大将差分过孔方位进行了优化,使得每对差分过孔之间的间隔大于75mil。从图5所示的仿真成果以及表1的数据比照能够看出,优化后的远端串扰比原规划在15GHz频带内有15~20dB的改进,在15~20GHz频带内有10dB的改进。
图5:优化差分过孔间隔后串扰仿真成果
5G10G15G20G
优化前串扰(dB)-37.167-32.609-27.61-25.721
优化后串扰(dB)-60.021-48.463-48.056-36.356
优化作用(dB)22.85415.85420.44610.635
表1:优化差分过孔间隔前后串扰仿真数据比照
TI公司推出的应用于25/28Gbps接口速率的DS280BR810芯片在PCB规划上能够运用这种下降串扰的扇出办法。DS280BR810是一个8通道28Gbps低功耗线性均衡器。