上一期对电阻的使用做了简略介绍,文章最终提到了端接方法。常见的端接方法有:串联端接、并联端接、戴维宁端接、RC端接、二极管端接等。
ps:高速规划的三座大山——电阻根底
端接示意图如下:
各种端接都有其优缺点,今后有时机,高速先生会一一对以上各种端接做全面的剖析,今日我要说的是:串联电阻对信号的影响,也便是串联端接所用的电阻对信号的影响。
先看图
串联端接电阻的大小会影响信号的上升沿,当串联电阻变大时,信号的上升沿变缓(别的信号幅值的改动是因为反射的原因,这个在反射详解系列,有具体解说,当端接30ohm时,匹配最好,没有反射)。
把图扩大,上升沿看的更显着。
为什么信号的上升沿会变缓了呢?咱们来整理一下,整条链路有发送端、串阻、传输线、接纳端,改动量是串阻的阻值,现象是上升沿变缓。有什么原理即跟R有关,又会导致上升沿变缓呢,最早想到的必定便是RC滤波器。一阶RC滤波器是典型低通滤波器。串联电阻与传输线的等效电容、接纳器的输入电容组成了RC滤波器,约束了信号的带宽。其影响信号带宽的原因是:R与C组成RC充电电路,电容两头的电压改动V_C=V_S&TImes;(1-e^(-1/τ t) ),其间τ=RC,是时间常数,当时间常数越大时,电容两头的电压改动越慢,信号边缘越缓。
下面咱们再来验证一下,固定串阻阻值不变,改动电容值,当%&&&&&%阻值变大时,RC时间常数变大,上升沿相同变缓了。如下图:
以上便是串阻对信号影响的剖析。