AD9278相关信息来自ADI官网,详细参数以官网发布为准,AD9278供给信息可在查IC网查找相关供给商。
产品概况
AD9278针对低本钱、低功耗、小尺度及易于运用的使用而规划。它内置八通道的可变增益放大器(VGA)、低噪声前置放大器(LNA)、抗混叠滤波器(AAF)、12位10 MSPS至65 MSPS模数转化器(ADC)以及具有可编程相位旋转的I/Q解调器。
每个通道均具有45 dB的可变增益规模、彻底差分信号途径、有源输入前置放大器终端、最大51 dB的增益以及转化速率高达65 MSPS的ADC。通道专门针对动态规模与低功耗而优化,适宜要求小封装尺度的使用。
LNA具有单端转差分增益,能够经过SPI进行挑选。增益为21.3 dB时,LNA输入噪声典型值为1.3 nV/¡ÌHz;在最大增益下,一切通道的折合到输入端噪声为1.3 nV/¡ÌHz。假定噪声带宽为15 MHz且LNA增益为21.3 dB,则输入信噪比(SNR)约为88 dB。在CW多普勒形式下,各LNA输出驱动一个I/Q解调器。各解调器具有16种相位设置,能够经过SPI完成独立可编程相位旋转。
AD9278要求选用LVPECL/CMOS/LVDS兼容型采样速率时钟信号,以便充分发挥其作业功用。关于大多数使用来说,无需外部基准电压源或驱动器材。
为取得适宜的LVDS串行数据速率,该ADC会主动倍乘采样速率时钟。它供给一个数据时钟(DCO±)用于在输出端捕获数据,以及一个帧时钟(FCO±)触发器用于发送新输出字节信号。
各通道可独自进入掉电形式,然后延伸便携式使用的电池运用时间。使用待机形式选项能够快速上电,以便开机重启。以CW多普勒形式作业时,VGA、AAF和ADC均进入掉电形式。TGC途径的功耗与可选ADC速度功耗形式成正比。
ADC内置多种功用特性,例如可编程时钟、数据对准、生成可编程数字测验码等,可使器材的灵敏性到达最佳、体系本钱降至最低。数字测验码包含内置的固定码和伪随机码,以及经过串行端口接口输入的用户自定义测验码。
AD9278选用先进的BiCMOS工艺制作,供给10 mm × 10 mm、契合RoHS规范的144引脚BGA封装,额外温度规模为−40°C至+85°C工业温度规模。
优势和特色
- 低功耗:每通道88 mW(TGC形式,40 MSPS);
每通道32 mW(CW形式) - 10 mm × 10 mm、144-ball CSP-BGA封装
- TGC通道折合到输入端噪声:1.3 nV/√Hz,最大增益
- 灵敏的省电形式
- 可从低功耗待机形式快速康复:<2 μs
- 过载康复:<10 ns
低噪声前置放大器(LNA)
- 等效输入端噪声:1.25 nV/√Hz,增益= 21.3 dB
- 可编程增益:15.6 dB/17.9 dB/21.3 dB
- 0.1 dB紧缩:1000 mV p-p/750 mV p-p/450 mV p-p
- 双形式有源输入阻抗匹配
- 带宽(BW):>50 MHz
AD9278电路图
AD9278中文PDF下载地址
AD9278下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/AD9278.pdf