ADP5040相关信息来自ADI官网,详细参数以官网发布为准,ADP5040供给信息可在查IC网查找相关供给商。
产品概况
ADP5040在一个20引脚小型LFCSP封装中集成了一个高功能降压稳压器和两个低压差稳压器(LDO),可满意苛刻的功能和电路板空间要求。
降压调节器的高开关频率支撑运用小型多层外部器材,并使所需的电路板空间降至最小。
当MODE引脚设置为逻辑高电平时,降压调节器以强制脉冲宽度调制(PWM)形式作业。MODE引脚设为逻辑低电平时,假如负载在标称值左右,则降压调节器以PWM形式作业。当负载电流降至预界说阈值以下时,调节器以省电形式(PSM)作业,以便改进轻负载功率。ADP5040 LDO的低静态电流、低压差和宽输入电压规模可延长便携式设备的电池运用时间。在频率高达10 kHz时,ADP5040 LDO能坚持60 dB以上的电源按捺功能,而所需的电压裕量则很低。
ADP5040中的各调节器经过对相应的使能引脚施加高电平来激活。调节器输出电压经过外部电阻分压器编程,可满意多种运用的需求。
优势和特色
- 输入电压规模:2.3 V至5.5 V
- 一个1.2 A降压调节器
- 两个300 mA LDO
- 20引脚4 mm x 4 mm LFCSP封装
- 过流和热维护
- 软启动
- 欠压闭锁
- 降压调节器首要特性
- 输出电压规模:0.8 V至3.8 V
- 电流形式拓扑结构供给超卓的瞬态呼应
- 3 MHz作业频率
- 峰值功率最高可达96%
- 运用小型多层电感和电容
- 经过Mode引脚挑选强制PWM或主动PWM/PSM形式
- 占空比:100%(低压差形式)
- LDO首要技能标准
- 输出电压规模:0.8 V至5.2 V
- 低VIN:1.7 V至5.5 V
- 使用2.2 μF陶瓷输出电容便可安稳作业
- 高PSRR
- 低输出噪声
- 低压差
- 结温规模:-40°C至+125°C
ADP5040电路图
ADP5040中文PDF下载地址
ADP5040下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/adp5040.pdf