您的位置 首页 厂商

光耦P521及外围电路剖析

本站为您提供的光耦P521及外围电路分析,光耦P521及外围电路分析

此原理图中运用了三个光耦集成芯片,P521,P521*2,P521*4。一共7个光耦

内部电路图如下:

P521的3脚接地,2脚与DI接口衔接,测验DCS体系的DO反应时间一脚经过电阻R20,R18后与高电平衔接(此处在PCB中没有衔接)

       电阻R19起到上拉电阻的效果,使得2脚默许电平为高。电容效果不知道。

4脚与单片机相连,经过RD9电位的凹凸,判别是否接收到DI信号。

P521*2外围电路如下图,1,3脚被拉高,2,4脚别离与单片机相连,单片机经过2,4脚给出时钟和数据信号,再经过5,7脚传给AD420。AD420的2脚能够供给高电平,电阻A2,R都是上拉电阻

       此光耦芯片应用在AI测验中,电路经过两个光耦来完成AD420的数字数据写入,从而转化为模仿电流输出,并终究接到本设备的AO接口上。

P521*3外围电路如下图,RB1,RB2,RB3,RB4别离与单片机管脚衔接,当按下DI测验按键后,RB1~RB4中的某一路信号电平变为低电平,则DO1~DO4中对应的一路线路导通,此刻DCS体系接收到DI信号,此体系开端计时,直到测验鼠标按下,则计时中止。

有四路DO通道,在测验时运用哪一路,怎么挑选?

 

 

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/changshang/80841.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部