在SoC体系规划方面,现在还有一些人们简直未进入的范畴,而这些范畴将对下降功耗发生最大的推进效果。走运的是,人们现在现已具有很多针对这一范畴的规划东西。在近来美国旧金山举行的Electronic Summit2008上,Mentor Graphics的ESL-HDL部分总经理Glenn Perry介绍了体系级规划需求考虑的方方面面。
体系架构方面的改善将带来巨大的优点,不过在EDA国际,人们只要在规划的较晚阶段才运用功耗仿真东西,如门级和物理完成级。那为何不在体系级进行这些作业?原因首要包含:
榜首,这样做所花费的本钱和相应的折中。要完成这一点,就需求一个运转速度极快的仿真渠道,足以运转所需的软件,由于咱们也提到了软件、硬件和体系规划的影响和相互关系。
第二,关系到模型的精度。假如你不能准确地猜测其功耗特性,则国际上最快的仿真也没有多大裨益。你无法或许很难知道你的器材的功耗,除非详细地将其完成,由于功耗与许多实践要素有关。近年来,技能也取得了巨大发展,能够供给transaction层次直至ESL(电子体系级)层次的准确模型。有些东西能够协助用户提取十分准确的模型,在门级和transcaction(业务)级能够到达5%~10%以内。这是一个巨大的发展。没有人乐意对其规划两次建模,一旦在SystemC和规范C中建模后,还要在RTL中建模。
第三,咱们的机会是怎么使用这些模型来作为“黄金”模型,进行测验渠道的校验。现在在市场上进行的验证方法学方面的发展,都采用了某种“黄金”模型,而这些模型是体系分析方面的需求推进下生成的。