1.光耦邻近电阻,电容的运用状况。检查数据手册,看光耦的引荐输入电流多少,输入电压减去光耦三极管的深度饱满压降(1.5V左右),除以引荐输入电流便是前端输入端限流电阻巨细。
输出端一般用RC滤波。
2.留意光耦的通断输入电流(I on_off),门限电流,以及饱满压降进程。
3.留意光耦输出低电平的状况,由高电平到导通变成低电平是一个三极管深度饱满的进程,在数据手册上,有一个叫低输出电平的项目,里边一般有测验电流,凹凸两个,一般在7mA-20mA之间,这个电流很要害,前端的限流电阻不能太大,过小的电流假如不在这个范围内,后端的输出电压会过高。
4.总线驱动器,这个一般状况是FPGA的驱动才能和外围电路的电平状况,大部分状况是电平的不一致的时分运用。