冒险往往会影响到逻辑电路的稳定性。时钟端口、清零和置位端口对毛刺信号非常灵敏,任何一点毛刺都或许会使体系犯错,因而判别逻辑电路中是否存在冒险以及怎么防止冒险是规划人员必需要考虑的问题。
怎么处理毛刺
经过改动规划,损坏毛刺发生的条件,来削减毛刺的发生。例如,在数字电路规划中,常常选用格雷码计数器替代一般的二进制计数器,这是因为格雷码计数器的输出每次只需一位跳变,消除了竞赛冒险的发生条件,防止了毛刺的发生。
毛刺并不是对一切的输入都有损害,例如D触发器的D输入端,只需毛刺不出现在时钟的上升沿而且满意数据的树立和坚持时刻,就不会对体系形成损害,咱们可以说D触发器的D输入端对毛刺不灵敏。依据这个特性,咱们应当在体系中尽或许选用同步电路,这是因为同步电路信号的改变都发生在时钟沿,只需毛刺不出现在时钟的沿口而且不满意数据的树立和坚持时刻,就不会对体系形成损害。(因为毛刺很短,多为几纳秒,基本上都不或许满意数据的树立和坚持时刻)
去除毛刺的一种常见的办法是使用D触发器的D输入端对毛刺信号不灵敏的特色,在输出信号的坚持时刻内,用触发器读取组合逻辑的输出信号,这种办法类似于将异步电路转化为同步电路。