您的位置 首页 国产IC

单片机P0口的内部结构及作业原理

单片机P0口的内部结构及工作原理-当D端和CP/CLK端同时有信号输入后突然撤掉CP/CLK信号时,D的值将会被保存到(“锁”)在器件内,此时Q和~Q端并没有信号输出,等下一个时序再次输入到CP/CLK端,Q和~Q将会正常输出D端传送的信号;

学习ARM嵌入式的时分,发现自己对曾经学过的数模器材的常识遗忘了不少,依照我的进展原本应该持续学习ARM微处理器操控的课程,但想着后来必然还会遇到相同的问题所以就预备中止一下,杀回来把汇编和一些电路常识再总结一下,查漏补缺。如果有写的不合理的当地,还请多多指教。

言归正传,先来一幅图片来引进今日要叙述的三个常识点:

单片机P0口的内部结构及作业原理

锁存器(由一个D触发器构成)

D:数据输入端;

CP/CLK:时序信号输入端;

Q:输出端;

~Q:反向输出端;

作业原理:

当D端输入数据信号,CP/CLK端没有时序信号时,Q和~Q端将不会有信号输出;

当D端输入数据信号,CP/CLK端有时序信号时,Q和~Q端有信号输出;

当D端和CP/CLK端一起有信号输入后忽然撤掉CP/CLK信号时,D的值将会被保存到(“锁”)在器材内,此刻Q和~Q端并没有信号输出,等下一个时序再次输入到CP/CLK端,Q和~Q将会正常输出D端传送的信号;

三态缓冲器(三态门)

三态:输出端的高电平,低电平,高阻态;

单片机P0口的内部结构及作业原理

这儿小哥偷个懒,百度一哥们儿给的解说,图文并茂想必愈加明晰;

这儿给各位初学者提个醒:连个三态缓冲器的输出端并不是说输出到了锁存器的D端借口上,而是输出到了单片机内部总线上,至于怎样传的那是后话;

输出驱动器

看图可知管脚的输出是靠两个MOS组成的推挽式结构,并且两个MOS管一次只能导通一个;

多路开关

P0口做低八位地址总线和数据总线,P2做高八位地址总线;

这儿解说一下:不同的单片机结构不同,比方8031系列单片机内部没有程序储存器ROM,这就是的有必要外置ROM,这是就有必要献身管脚去外接ROM

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/bandaoti/ic/345974.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部