文章转自ADI官网,版权归属原作者一切
在JESD204C入门系列的 第1部分 中,经过描绘它处理的一些问题,对JESD204规范的新版别进行了阐明。经过描绘新的术语和特性来总结B和C版别规范之间的差异,然后逐层概述这些差异。因为第1部分现已奠定了了解根底,现在咱们来进一步研究一下JESD204C规范几个更值得注意的新特性。
64b/66b和64b/80b链路层
关于64b/66b链路层,66位数据块由两个同步头位,后接八个八位位组的样本数据组成,其间部分是根据IEEE 802.3第49条界说的数据块格局。与IEEE规范不同的是,它没有编码——有效载荷数据仅仅转换器样本数据,由传输层打包到数据帧中。因为没有编码来保证发作必定数量的数据转换来供给dc平衡,因而有必要对样本数据进行加扰。这些加扰的八位位组的帧数据被直接放入链路层,两个同步头位附加在其间。
64b/66b数据块的格局如图1所示。该示例展现了这样的状况:一个数据通道由帧组成,每个帧包括来自一个转换器的一个样本。块映射规矩与来自JESD204B规范的帧映射规矩十分类似。按次序完结八位位组到64位数据块的映射,其间D0表明帧的第一个八位位组。例如,假如F = 8,D0表明JESD204C帧的第一个八位位组,D7表明JESD204C帧的最终一个八位位组。该帧的第一个八位位组的MSB是Converter0的Sample0的MSB(与JESD204B相同)。例如,假如F = 2,D0和D1代表第一个帧,D2和D3代表第二个帧,以此类推。
为了与JESD204B中运用的办法保持一致,多块中的八位位组按MSB到LSB的次序被转移到加扰器/解扰器中。
在E = 1的状况中,每个多块都从帧鸿沟开端。假如E > 1,扩展多块将从(有必要从)帧鸿沟开端。有关更多信息,请参阅多块(MB)和扩展多块(EMB)章节。