在曩昔的几年间,整个半导体工业面临着巨幅的阑珊,但是,这个阑珊现象却为可编程逻辑组件(PLD)工业带来了本质的绝佳生长时机。尽管PLD公司之间的比赛依然适当剧烈,但ASIC依然是首要的比赛对手,现在,这种比赛现象现已快速转变为商场激烈喜爱可编程解决计划的倾向。
现在,以先进制程来实施ASIC规划的本钱,现已约是十年前的三倍,面临这些开发本钱的剧幅提高,许多ASIC规划师迫使有必要仰赖具有合理的经济性、但在制程技能落后的计划。选用较旧的技能会有效能上的下风,例如将会约束住ASIC规划师在先进规划中支撑新的高速内存与串行接口等要害技能的才能。相较之下,PLD供货商跨过许多商场来出售规范组件,因为其具有经济性的支撑,因而可以快速选用先进的制程节点。
在十年前,大多数的PLD与 ASIC架构的规划都选用相同的制程节点,但时至今日,先进的PLD一般比新的ASIC规划抢先三到四个制程节点代代,这代表着因为经济性考虑的阻止,约束了在ASIC上运用先进的科技。当用户需要在选用落后制程节点的ASIC,或是运用先进制程节点的PLD之间做挑选时,PLD将比在数年前还要更具有诱因。
这个优势在当PLD产品运用了40-nm技能时,变得更具有吸引力,咱们非常信任40nm将会成为PLD在这个商场游戏翻盘的要害节点。以Altera为例,一年多前推出40nm FPGA──Stratix IV后,它或许缔造了FPGA工业有史以来最快速的跳跃式生长。
但是,仅仅具有最新的制程节点,并不足以在这场比赛中取得胜利,在规划团队的时刻紧缩,产品及时上市的压力日渐添加之际,咱们的客户在寻觅可以让他们的作业完结的更快,并具有更佳效果的软件东西。咱们已了解软件在规划中所扮演的要害人物,并继续在这个范畴的出资。
串行接口运用的生长,加速了在规划中运用高速收发器的需求,借着咱们在收发器规划上的优势,Altera在今年初宣布并出货了业界仅有整合了可以11.3 Gbps运作的收发器之FPGA,这是FPGA可以替代ASIC的首要依据。想要实施10-Gbps或更高速的收发器,ASIC必需选用65 nm或以下的制程,就好像我从前所说到的经济性的实际考虑,大多数的ASIC是以90 nm或以上做为起始点,这意味着在大多数的情况下,FPGA将成为当今设备制造商在规划与供给40与100-Gbps体系,以满意生长中的高速宽带商场需求时,所需的最佳与最具本钱效益的解决计划。
此外,还有一个很好的典范可以阐明FPGA如安在工业网络范畴中,用于成为体系的中心并替代 ASIC。许多工业公司运用工业以太网络来做为制程自动化的网络根底,其间的应战在于工业以太网络有许多不同的类型,这迫使了工业网络主板供货商有必要供给选用不同ASIC的数种不同主板,才可以支撑林林总总的规范,这对主板供货商来说是件适当消耗本钱的作法。现在若透过运用FPGA架构的体系,主板供货商可以只需要制造一块主板,然后透过简略的软件晋级,便可以支撑多种通讯协议,而不需要支付从头制造主板的本钱。
当半导体工业继续面临2009年下半年的经济应战时,咱们对现在产品所能供给的功用,以及咱们有才能可以在PLD工业继续取得商场占有率,加速对ASIC的替代速度,感到适当的振奋。