您的位置 首页 测评

PIC单片机外部上电延时复位电路的规划思路及电路规划

1.设计思路设计上电延时复位电路需考虑电源电压VDD的上升时间和振荡器的起振时间。电源电压VDD的上升时间,与供电电源、电源所负

  1.规划思路

  规划上电延时复位电路需考虑电源电压VDD的上升时间和振动器的起振时间。电源电压VDD的上升时间,与供电电源、电源所担负的整个单片机运用体系内各部分电路有关;振动器的起振时间与振动器频率有关,例如振动频率为10MHz时,、起振时间约为1ms,振动频率为1MHz时,起振时间约为10ms。

  为了确保体系牢靠地复位,在单片机内部的上电复位功用POR和两个定时器PWRT与OST满意不了需求时,可以规划外接阻容RC延时电路,使MCLR引脚上的低电平保持满足长的延迟时间。与外部上电延时复位功用相关的硬件等效电路如图1所示。

  图1 外部上电延时复位等效电路

  图2所示为当阻容元件值较小时,其RC时间常数小于定时器PWRT的延迟时间。图3所示为当阻容元件值较大时,其RC时间常数大于定时器PWRT和定时器OST的延迟时间总和,这时,单片机脱离复位状况的时间由MCLR引脚的低电平延迟时间决议,这种状况关于测验或多片PIC16F87X并行作业很有用。

  图2 MCLR端连RC(较小)元件

  图3 MCLR端连RC(较大)元件

  留意,当芯片电压VDD加电上升时间大于100μs时,片内的电源上电复位功用POR和电源上电延时定时器PWRT或许不能起到正常的效果,而使芯片的复位(即PG复位地址)呈现不正常,一般在这种状况下主张不要再选用PWRT。

  假如vDD上升时间很长,此刻的单片机一般需求附加更长的电源上电延时电路。牢靠的电源上电延时办法如图4所示,在MCLR端外接复位电路,其延迟时间可以由单片机开发者选定。

  2.电路规划

  当P%&&&&&%16F87X系列单片机运用低频振动方法时,单片机的外接引脚MCLR衔接如图4所示中(a)和(b)所示。

  其间,MCLR引脚的漏电流最大值为5μA,电阻R取值应小于40kΩ,以确保其压降不大于0.2V;R1用作限流电阻,取值1.0Ω,用于维护MCLR引脚内部电路。

  图4 MCLR连阻容元件

  二极管D使电容C可以在电源掉电时快速放电。%&&&&&%C的充电进程关于咱们有用,而放电进程不只无用,并且在一次掉电之后,C还有堆集电荷时,假如再次上电,就会形成RC延时电路失掉延时效果,然后不能牢靠复位。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/ceping/256238.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部