ADP5042相关信息来自ADI官网,详细参数以官网发布为准,ADP5042供给信息可在查IC网查找相关供给商。
产品概况
ADP5042在一个20引脚小型LFCSP封装中集成了一个高功能降压调节器和两个低压差调节器(LDO),可满意苛刻的功能和电路板空间要求。
降压调节器的高开关频率支撑运用小型多层外部器材,并使所需的电路板空间降至最小。
MODE引脚用于挑选降压调节器的作业形式。设为逻辑高电平时,降压调节器以强制PWM形式作业。设为逻辑低电平时,假如负载在标称值左右,则降压调节器以PWM形式作业;当负载电流降至预界说阈值以下时,调节器以省电形式(PSM)作业,以便改进轻负载功率。
ADP5042 LDO的低静态电流、低压差和宽输入电压规模可延长便携式设备的电池运用时间。在频率高达10 kHz时,两个LDO能坚持60 dB以上的电源按捺功能,而所需的电压裕量则很低。
各调节器经过对相应的使能引脚施加高电平来激活。ADP5042供给在工厂编程的默许输出电压设置,挑选规模广泛。
ADP5042内置电源监控电路,可以监控微处理器体系的电源电压和代码履行完整性。此外还供给上电复位信号。假如微处理器未能在预设超时周期内宣布选通脉冲,片内双看门狗定时器可以复位微处理器或许使体系周期供电(看门狗2)。
优势和特色
- 输入电压规模:2.3 V至5.5 V
- 一个0.8 A降压调节器
- 两个300 mA LDO
- 20引脚4 mm x 4 mm LFCSP封装
- 调节器初始精度:±1%
- 过流和热维护
ADP5042电路图
ADP5042中文PDF下载地址
ADP5042下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/adp5042.pdf