P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。一个TTL门电流为16mA,当P1口的管脚第一次写1时,被界说为高阻输入。P0能够用于外部程序数据存储器,它能够被界说为数据/地址的低八位。在FIASH编程时,P0 口作为原码输进口,当FIASH进行校验时,P0输出原码,此刻P0外部有必要被拉高。
P1口:P1口是一个内部供给上拉电阻的8位双向I/O口,P1口缓冲器能接纳输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是因为内部上拉的原因。在FLASH编程和校验时,P1口作为低八位地址接纳。
P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接纳,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因而作为输入时,P2口的管脚被外部拉低,将输出电流。这是因为内部上拉的原因。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它使用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特别功用寄存器的内容。P2口在FLASH编程和校验时接纳高八位地址信号和操控信号。
P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接纳输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,因为外部下拉为低电平,P3口将输出电流(ILL)这是因为上拉的原因。
P3口也可作为AT89C51的一些特别功用口,如下表所示:
口管脚 备选功用
P3.0 RXD(串行输进口)
P3.1 TXD(串行输出口)
P3.2 /INT0(外部中止0)
P3.3 /INT1(外部中止1)
P3.4 T0(记时器0外部输入)
P3.5 T1(记时器1外部输入)
P3.6 /WR(外部数据存储器写选通)
P3.7 /RD(外部数据存储器读选通)
P3口一起为闪耀编程和编程校验接纳一些操控信号。