您的位置 首页 培训

使用混合游程编码的SOC测验数据压缩办法

提出了一种有效的基于游程编码的测试数据压缩/ 解压缩的算法: 混合游程编码, 它具有压缩率高和相应解码电路硬件开销小的突出特点. 另外, 由于编码算法的压缩率和测试数据中不确定位的填充策略有很大的关系

提出了一种有用的根据游程编码的测验数据紧缩/ 解紧缩的算法: 混合游程编码, 它具有紧缩率高和相应解码电路硬件开支小的杰出特色. 别的, 因为编码算法的紧缩率和测验数据中不确定位的填充战略有很大的联系, 所以为了进一步进步测验紧缩编码功率, 本文还提出一种不确定位的迭代排序填充算法. 理论剖析和对部分ISCAS89 benchmark 电路的试验成果证明了混合游程编码和迭代排序填充算法的有用性 。

使用混合游程编码的SOC测验数据紧缩办法.pdf

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/changshang/peixun/198164.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部