Altera公司日前宣告正式出售6.0版Nios II嵌入式处理器和Nios II嵌入式规划套件(EDS)。Nios II EDS供给32位、单精度、IEEE 754兼容浮点支撑,含有最近发布的Nios II C言语至硬件加速(C2H)编译器。此外,Altera更新了Nios II嵌入式处理器,进步了规划人员构建多处理器体系的功率。
Altera亚太区营销总监梁达观说:“Nios II C2H编译器和浮点支撑进步了嵌入式软件开发人员的灵敏性,协助他们进步规划功用,突出了Nios II处理器作为FPGA核算渠道所具有的产品及时面市的长处。6.0版Nios II处理器和EDS的这些特性进一步扩展了Altera在嵌入式体系商场的抢先优势。”
浮点支撑是Nios II定制指令的一部分。定制指令将软件运算卸载给硬件,在进步CPU功用方面具有很大的灵敏性。用户挑选该功用后,预先构建好的浮点定制指令被主动加入到 CPU数据通道中,运用专用硬件来完结一切的后续浮点运算。软件编程东西链彻底支撑浮点定制指令,为规划人员供给了彻底通明的编程模型。
Nios II C2H编译器是Nios II用户的效能东西。它从根本上进步了嵌入式软件的功用,将功用要求较高的C言语子程序主动转换为硬件加速器,集成到根据FPGA的Nios II子体系中。
Nios II处理器不光改进了东西链,现在还供给顶层同步信号,使规划人员能够更灵敏的办理多处理器体系发动问题。规划人员能够运用只针对处理器的复位信号来操控Nios II处理器的发动次序。