您的位置 首页 电源

时延估量算法的FPGA完成

时延估计是雷达、声纳等领域经常遇到的一个问题,提出了利用相关计算法实现时延估计,并通过互谱插值提高估计精度。结合FPGA器件特性,运用VHDL语言编程,实现了整个相关算法。利用QuartusⅡ和Mat

时延估量是雷达、声纳等范畴常常遇到的一个问题,提出了使用相关计算法完成时延估量,并经过互谱插值进步估量精度。结合FPGA器材特性,运用VHDL言语编程,完成了整个相关算法。使用QuartusⅡ和Matlab软件进行了联合仿真,成果证明了规划的正确性。

时延估量算法的FPGA完成.pdf

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/dianyuan/196882.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部