1.原理图常见过错:(1)ERC陈述管脚没有接入信号:a. 创立封装时给管脚界说了I/O特点;b.创立元件或放置元件时修改了不一致的grid特点,管脚与线没有连上;c. 创立元件时pin方向反向,有必要非pin name端连线。
(2)元件跑到图纸界外:没有在元件库图表纸中心创立元件。
(3)创立的工程文件网络表只能部分调入pcb:生成netlist时没有挑选为global.(4)当运用自己创立的多部分组成的元件时,千万不要运用annotate. 2.PCB中常见过错:(1)网络载入时陈述NODE没有找到:a. 原理图中的元件运用了pcb库中没有的封装;b. 原理图中的元件运用了pcb库中称号不一致的封装;c. 原理图中的元件运用了pcb库中pin number不一致的封装。如三极管:sch中pinnumber 为e,b,c, 而pcb中为1,2,3.(2)打印时总是不能打印到一页纸上:a. 创立pcb库时没有在原点;b. 屡次移动和旋转了元件,pcb板界外有躲藏的字符。挑选显现一切躲藏的字符, 缩小pcb, 然后移动字符到边界内。
(3)DRC陈述网络被分红几个部分:表明这个网络没有连通,看陈述文件,运用挑选CONNECTEDCOPPER查找。
别的提示朋友尽量运用WIN2000, 削减蓝屏的时机;多几回导出文件,做成新的DDB文件,削减文件尺度和PROTEL僵死的时机。假如作较杂乱得规划,尽量不要运用主动布线。
在PCB规划中,布线是完结产品规划的重要进程,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的规划进程限制最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线及多层布线。
布线的方法也有两种:主动布线及交互式布线,在主动布线之前, 可以用交互式预先对要求比较严厉的线进行布线,输入端与输出端的边线应防止相邻平行, 避免发生反射搅扰。
必要时应加地线阻隔,两相邻层的布线要相互笔直,平行简单发生寄生耦合。