导言: 咱们在进行FPGA原理图和PCB规划时,都会涉及到FPGA芯片管脚界说和封装相关信息,本文就Xilinx 7系列FPGA给出相关参阅,给FPGA硬件开发人员供给运用。经过本文,能够了解到:
Xilinx 7系列FPGA管脚是怎么界说的
原理图规划时怎么下载FPGA管脚文件(Pinout文件)
1.Xilinx7系列FPGA管脚界说
表1-1、Xilinx 7系列FPGA管脚界说
FPGA的器材管脚依照Bank进行区分,每个Bank独立供电,以使FPGA I/O习惯不必电压规范,增强I/O规划的灵敏性。每个用户Bank包括50个I/O管脚或许24对差分对管脚(48个差分信号),Top和Bottom各一个单端管脚。图1给出了K325T芯片用户Bank IO原理图举例。
图1、K325T芯片用户Bank IO原理图
在图中,咱们能够看到赤色圈住的两个单端信号,绿色线条圈住的_CC时钟管脚不必作时钟输入时能够作为用户I/O来运用,别的,还能够看到蓝色符号的VREF管脚,当该BANK I/O用作DDR内存接口时,需求供给伪差分所需的阈值电压,此刻_VREF_管脚需求接DDR外设要求的参阅电压。其他I/O管脚剖析,能够参阅表1-1管脚界说阐明。
2.Xilinx7系列FPGA管脚Pinout文件下载
咱们在进行原理图库规划时,怎么取得FPGA每个管脚界说呢?在UG475官方文档第二章7 Series FPGAs Package Files的ASCII Pinout Files子节中,依照FPGA器材宗族和器材封装分类,给出了7系列一切器材Pinout界说链接地址。官网给出CSV和TXT两种格局Pinout文件,咱们能够灵敏挑选。
图2、FPGA Pinout下载链接
图3、Xilinx官网下载Pinout
咱们翻开一个.TXT方式的Pinout,如图4所示。能够看到,文件分为8列,包括一切规划原理图所需的要害信息:管脚编号、管脚称号、管脚DDR内存分组、管脚BANK编号、辅佐组(VCCAUX)、超级逻辑域(SLR)、I/O管脚类型(装备、HR、HP、收发器管脚等)以及与器材Pin-to-Pin兼容相关的NC管脚信息。
图4、Pinout文件内容举例
责任编辑:pj