您的位置 首页 方案

全差动运放补偿差错电路

图中显示的是一个使用全差动运算放大器的简化示意图,例如:OPA1632,其配置为一个为 24 位 ADC(例如: ADS1271)提供 …

图中显现的是一个运用全差动运算放大器的简化示意图,例如:OPA1632,其装备为一个为 24 位 ADC(例如: ADS1271)供给信号的单位增益缓冲器。该电路是 ADC 评价电路板的简化示意图。运算放大器由 LDO 供电,其线压、负载和温度精度为 3%。LDO 的输出电压针对 ±15V 标称值进行装备。

  全差动运放补偿差错电路

  核算补偿差错影响的示例电路

  假如每个 LDO 的输出电压均刚好各是 +15V 和 –15V,则共模输入电压刚好为 0V。就本例而言,假如零伏在其输入上,则咱们自 ADC 读取零计数。那么,电源巨细持平而在运算放大器输入上没有信号的情况下,您会从 ADC 读取零计数。

  但是,假定正电压 LDO 输出添加 3%,依然没有超出 LDO 标准。运用 15V 输出时,这 3% 的改变等同于电源电压从 450mV 上升到 15.45V。依据数据表,运算放大器的典型 PSRR 为 97dB。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/327619.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部