文章转自ADI官网,版权归属原作者一切
简介
您有没有检查过网络上有多少条关于“ADC缓冲器规划”的内容?答案是超越400万条,在如此多的参考文献中很难找到咱们需求的内容。关于大多数模仿和混合信号数据收集体系规划工程师来说,这可能不是很意外,因为规划无缓冲模数转化器(ADC)的外部前端需求有耐性和许多主张。它常常被视为一种艺术形式,是通过多年探索把握其诀窍的乖僻大师的保留地。关于没有经验的人来说,这是一个令人懊丧的重复测验进程。大多数时分,因为互相相关的标准要求许多,迫使规划人员不得不进行许多权衡(和评价)才干到达最佳作用。
应战
放大器级的规划由两个互相相关的不同级组成,因而问题变得难以在数学上建模,特别是因为有非线性要素与这两级相关。第一步是挑选用来缓冲传感器输出并驱动ADC输入的放大器。第二步是规划一个低通滤波器以下降输入带宽,然后最大极限地削减带外噪声。
抱负的放大器是供给刚刚好的带宽以正确缓冲传感器或变送器发生的信号,而不会添加额定噪声,而且功耗为零,但实践放大器与此相距甚远。在大多数状况下,放大器标准将决议全体体系功能,尤其是在噪声、失真和功耗方面。为了更好地弄清楚问题,第一步是了解离散时刻ADC的作业原理。
离散时刻ADC取得接连时刻模仿信号的样本,然后将其转化为数字码。当信号被采样时,依据模仿转化器的类型,同一固有问题有两种不同的状况。
SAR ADC集成一个采样坚持器,其基本上由一个开关和一个电容组成,作用是坚持模仿信号直到转化完结,如图1所示。