您的位置 首页 FPGA

展讯选用Cadence Innovus规划完成体系加快规划功率

2015年3月10日美国加州圣何塞-Cadence(CadenceDesignSystems,Inc)今天宣布,展讯通信(上海)有限公司(SpreadtrumComm

2015年3月10日美国加州圣何塞 – Cadence(Cadence Design Systems, Inc.)今日宣告,展讯通讯(上海)有限公司(Spreadtrum Communications (Shanghai) Co., Ltd., )选用全新的Cadence® Innovus™ 规划完成体系,大幅缩短了数百万级的28纳米IP模块的周转时刻(TAT),一起达到其功耗、功能和面积的(PPA)方针。比较于运用其原先的方案,Innovus方案极大地减少了展讯这个IP模块的周转时刻,一起仍满意原定的PPA方针。
展讯项目运转速度的提高和产能的增益源于Innovus规划完成体系最新的GigaPlace布局引擎,运用该引擎高质量的布局优化和先进的的全流程多线程技能而完成快速收敛。多线程技能贯穿整个Innovus规划流程,使当今规划服务器范畴常用的8核和16核CPU机器完成最佳的产能。
“和原先的解决方案比较较,Innovus规划完成体系大幅提高了展讯一个数百万级、要害IP核的运转速度。”展讯通讯ASIC副总裁Robin Lu表明:“经过运转时刻的提高,每天能完成超越一百万级的运转才能,使展讯在竞赛日益剧烈的移动设备商场上能自傲地推广急进的产品交给方案,并依然确保交给的杰出质量。”
“展讯的项目堪称为移动设备范畴中最杂乱的规划,这个商场中,商场窗口十分时刻短,以快速的周转时刻完成极具应战的PPA方针尤为重要。” Cadence数字与Signoff事业部资深副总裁Anirudh Devgan博士表明:“Innovus规划完成体系经过供给杰出的开始布局、利用它很多的多线程优化引擎,在最佳的时刻内达到功耗、功能和规划面积的方针,然后令这些杂乱的规划得以加快完成。
Innovus规划完成体系是新一代的物理规划完成解决方案,它使体系芯片(SoC)开发人员可以交给最佳PPA规范的高质量规划,而且缩短上市时刻。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/fpga/248115.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部