晶振电路
晶振是
晶体振荡器的简称 在电气上它能够等效成一个
电容和一个电阻并联再串联一个
电容的二端网络 电工学上这个网络有两个谐振点 以频率的高低分其间较低的频率是串联谐振 较高的频率是并联谐振 因为晶体本身的特性致使这两个频率的间隔适当的挨近 在这个极窄的频率规模内 晶振等效为一个电感 所以只需晶振的两头并联上适宜的
电容它就会组成并联谐振电路 这个并联谐振电路加到一个负
反应电路中就能够构成正弦波
振荡电路 因为晶振等效为电感的频率规模很窄 所以即便其他元件的参数改变很大 这个振荡器的频率也不会有很大的改变
晶振有一个重要的参数 那便是负载电容值 挑选与负载电容值持平的并联电容 就能够得到晶振标称的谐振频率
一般的晶振振荡电路都是在一个反相放大器(留意是放大器不是反相器)的两头接入晶振 再有两个电容别离接到晶振的两头 每个电容的另一端再接到地 这两个电容串联的容量值就应该等于负载电容 请留意一般IC的引脚都有等效输入电容 这个不能疏忽
一般的晶振的负载电容为15pF或12.5pF 假如再考虑元件引脚的等效输入电容 则两个22pF的电容构成晶振的振荡电路便是比较好的挑选
如上图:晶振是给单片机供给作业信号脉冲的 这个脉冲便是单片机的作业速度 比方 12M晶振 单片机作业速度便是每秒12M 当然 单片机的作业频率是有规模的 不能太大 一般24M就不上去了 否则不稳定
晶振与单片机的脚XTAL0和脚XTAL1构成的振荡电路中会发生偕波(也便是不期望存在的其他频率的波) 这个波对电路的影响不大 但会下降电路的时钟振荡器的稳定性 为了电路的稳定性起见 ATMEL公司仅仅主张在晶振的两引脚处接入两个10pf-50pf的瓷片电容接地来减少偕波对电路的稳定性的影响 所以晶振所配的%&&&&&%在10pf-50pf之间都能够的 没有什么计算公式
声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/fpga/256277.html