工程师们喜爱经过多种办法简化规划流程。我最喜爱的是一向选用低阻抗电源驱动模数转化器 (ADC) 输入。为什么我会对这种办法情有独钟?由于它可为准确数据收集模块带来许多优势。
咱们首要来看一种常见使用,其间需求将高电压信号源进行电平转化,将其转化为所需的 ADC 输入规模。图 1 中的简略分压器可用来处理该问题,行将 +/-5V 信号电平转化为 0-5V。该分压器的等效阻抗 Req等于 R1 与 R2 的并行结合。
那么,这种有限电源阻抗会怎么影响数据收集体系?
图1
高电源阻抗会在数据收集过程中发生线性和非线性过错。导致数据收集体系低 SNR 及 THD 功能的首要过错包括:
增益过错:ADC 输入端的电源阻抗与 ADC 的输入阻抗构成分压器。电源阻抗中的这种输入压降会发生丈量过程中的增益过错。坚持低电源阻抗有助于将这种体系过错坚持在较低水平; 趋稳时刻过错:要完成准确转化,需求在数据转化器的有用收集时刻内对 ADC 输入进行安定。ADC 内部的采样电容器只允许在该收集时刻内充电。ADC 输入端的电源阻抗可以与 ADC 的输入电容器一同创立更多时刻常数。因而,低通滤波器会因趋稳过错在采样信号中发生过错; 失真:以上说到的由电源阻抗及输入电容发生的低通滤波器问题还会在转化过程中形成与信号有关的失真。该失真源于%&&&&&%器所固有的非线性,这首要取决于其所存储的电压状况。用来采样输入信号的输入电流会在电源阻抗中发生过错电压。关于正弦波输入信号来说,该过错不光包括谐波,并且还可加剧体系失真。
当驱动高精度数据收集体系中的 ADC 输入时,电源阻抗的影响会十分显着。