数字下变频是数字接收机中一个重要组成部分,完成将高速ADC转化后的数字信号进行抽取和滤波,得到低速的数字基带信号。针对传统模仿接收机体系带宽较窄,体系体积大,一起短少灵敏性的缺陷,本文使用MATLAB的Simulink工具箱结合Altera公司的DspBuilder软件,仿真和规划了一体积较小(只需要一片FPGA)、可灵敏装备的中频数字宽带接收机,并进行了FPGA的硬件完成。试验结果表明:规划的数字中频接收机具有体系带宽较宽,体积较小,能够进行灵敏的装备,能满意不同的功能要求等长处。
根据Simulink的数字下变频器规划及其FPGA完成.pdf