AD9523相关信息来自ADI官网,详细参数以官网发布为准,AD9523供给信息可在查IC网查找相关供给商。
产品概况
AD9523供给低功耗、多路输出时钟分配功用,具有低颤动功用,还配有片内集成锁相环(PLL)和电压操控振荡器(VCO)。片内VCO的调谐频率规模为3.6 GHz至4.0 GHz。
AD9523旨在满意长时间演进(LTE)和多载波GSM基站规划的时钟要求。它依托外部VCXO铲除参阅颤动,以满意严厉的低相位噪声要求,然后取得可接受的数据转化器信噪比(SNR)功用。
输入接收器、振荡器和零推迟接收器支撑单端和差分两种操作。当连接到康复的体系参阅时钟和VCXO时,器材发生1 MHz至1 GHz规模内的14路低噪声输出,以及一路来自输入PLL (PLL1)的专用缓冲输出。一路时钟输出相对于另一路时钟输出的频率和相位可经过分频器相位挑选功用改动,该功用用作无颤动的时序粗调,其调整增量相当于VCO输出信号的周期。
经过串行接口可以对封装内EEPROM进行编程,以便存储用于上电和芯片复位的用户界说寄存器设置。
使用
- LTE和多载波GSM基站
- 无线和宽带基础设施
- 医疗仪器
- 为高速ADC、DAC、DDS、DDC、DUC、MxFE供给时钟
- 低颤动、低相位噪声时钟分配
- SONET、10Ge、10G FC和其它10 Gbps协议的时钟发生和转化
- 前向纠错(G.710)
- 高功用无线收发器
- 自动测试设备(ATE)和高功用仪器仪表
优势和特色
- 下载示例代码
- 输出频率:<1 MHz至1 GHz
- 发动频率精度:<±100 ppm(由VCXO参阅精度决议)
- 零推迟操作
输入至输出边缘时序:<±500 ps - 14 路输出:可装备为LVPECL、LVDS、HSTL和LVCMOS
- 14 个具有零颤动可调推迟的专用输出分频器
AD9523电路图
AD9523中文PDF下载地址
AD9523下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/AD9523.pdf
声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/news/dongtai/42584.html