AD9574相关信息来自ADI官网,详细参数以官网发布为准,AD9574供给信息可在查IC网查找相关供给商。
产品概况
AD9574具有多路输出时钟发生器功用,内置专用锁相环(PLL)内核,针对以太网和千兆以太网线路卡使用进行了优化。 整数N PLL规划根据ADI公司老练的高功用、低颤动频率合成器产品系列,保证完成最高的网络功用。 AD9574还合适要求低相位噪声和颤动功用的其他使用。
装备AD9574以用于特定使用时,只需将外部上拉或下拉电阻连接到恰当的引脚编程读取器引脚(PPRx)即可。 经过这些引脚能够操控内部分频器,以树立所需的频率转化、时钟输出功用和输入参阅功用。 将外部19.44 MHz或25 MHz振荡器连接到参阅输入REF0_P/REF0_N和REF1_P/REF1_N或其中之一时,便可得到PPRx引脚规则的一组输出频率。 将安稳的时钟源(8 kHz/10 MHz/19.44 MHz/25 MHz/38.88 MHz)连接到监控器时钟输入时,可选监控器电路便可供给REF0或REF1的服务质量(QoS)状况。
PLL部分由低噪声鉴频鉴相器(PFD)、精细电荷泵(CP)、部分集成环路滤波器(LF)、低相位噪声电压操控振荡器(VCO)、反应分频器和输出分频器组成。 分频器值取决于PPRx引脚。 集成环路滤波器只要求将单个外部电容连接到LF引脚。
AD9574选用48引脚7 mm × 7 mm LFCSP封装,只需3.3 V单电源, 工作温度规模为−40°C至+85°C。
使用
- 以太网线路卡、交换机和路由器
- SATA 和 PCI Express
- 低颤动、低相位噪声时钟发生
优势和特色
- 冗余输入参阅时钟功用
- 参阅监控功用
- 全集成式VCO/PLL内核
- 颤动(rms)
0.234 ps rms颤动(10 kHz至10 MHz,156.25 MHz时)
0.243 ps rms颤动(12 kHz至20 MHz,156.25 MHz时) - 输入频率: 19.44 MHz或25 MHz
AD9574电路图
AD9574中文PDF下载地址
AD9574下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/AD9574.pdf