您的位置 首页 观点

根据时钟输入和相位噪声的颤动核算使用

本文将采用低抖动时钟发生器AD9523为双通道、14位、250 MSPS ADC AD9643提供时钟。 使用这些产品后,常见的时钟频率为245.76 MHz,因此针对AD9523将采用30.72

本文将选用低颤动时钟发生器AD9523为双通道、14位、250 MSPS ADC AD9643供给时钟。 运用这些产品后,常见的时钟频率为245.76 MHz,因而针对AD9523将选用30.72 MHz基准电压源(外部振荡器),并设置内部寄存器,以生成AD9643的低颤动时钟输出。依据时钟输入相位噪声颤动核算公式:

经过时钟源的颤动能够近似猜测SNR的影响。 其间影响最大的是宽带相位噪声。 设计师能够运用AD9523在10 MHz失调到编码带宽(245.76 MHz)范围内的宽带相位噪声来猜测ADC的SNR,如图1所示。

编码带宽范围内的近似相位噪声

从AD9523中,仿制并得到两种条件下发生的相位噪声曲线。第一种条件是输出时钟频率为122.88 MHz,第二种条件是输出时钟频率为184.32 MHz。现在,持续做另一次近似估测,而这次的项数较为宽松。运用这两条曲线中的数据履行线性插值运算,以便在输出时钟频率为245.76 MHz的情况下近似得到10 MHz失调的相位噪声。

图2. AD9523相位噪声,fCLOCK = 122.88 MHz

图3. AD9523相位噪声,fCLOCK = 184.32 MHz

10 MHz失调时,若输出频率为122.88 MHz,则相位噪声为-158.3307 dBc/Hz。 类似地,若输出频率为184.32 MHz,则相位噪声为-156.2706 dBc/Hz。 履行线性插值运算,则输出频率为245.76 MHz时,10 MHz失调的预期相位噪声为-154.21 dBc/Hz(如图1所示)。 现在,运用等式近似核算面积,得到积分相位噪声。

时钟输入

现在,经过核算得到了一切有必要的要素,但仍然短少最终一个公式。 需求核算此颤动对AD9643的SNR发生的影响。 现在来看看这个公式是什么,然后代入已知数。已知时钟频率和rms颤动。 从AD9643数据手册中能够得到140 MHz模仿输入频率下的SNR等于71.4 dBFS。 运用公式,能够看到成果为:

因而,当运用AD9523为AD9643供给时钟时,预期SNR值为68.763 dBFS。 最终,在实验室中进行设置,查看这些数字。

图4. AD9523为AD9643供给时钟(245.76 MHz,fIN = 140.1 MHz)

实验室成果显现SNR值为68.848 dBFS: 这是一个十分好的成果! 这一成果表明实践丈量值十分挨近猜测的68.653 dBFS,而且能够看到猜测成果与丈量成果如此共同。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/news/guandian/289609.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部