许多快速ADC都引荐0.6V“2.6V输入电压规模,如美国国家半导体公司的ADC1175(参考文献1)。但在某些使用中,必需要转化一个对称的模仿输入信号。本规划实例中的电路将一个-0.2V ” +0.2V规模的对称输入电压转化到引荐的0.6V“2.6V规模(图1)。该电路亦能避免输出电压低于-0.3V,以避免损坏ADC。
电路采用了一片Analog Devices的AD8002双电流反应运算放大器,以取得高带宽(参考文献2)。榜首部分的非反相放大器IC1A电压增益为5。这部分具有高输入阻抗和低输出阻抗,使第二部分IC1B能正常作业。第二部分承当了大部分使命。IC1B、R4和R5构成一个根本的反相放大器,添加R3和D1后能够取得箝位作用。R3、D1、R4与R5确认箝位电平。别的,电流IDC对输出电压作直流偏置。能够微调可调电位器P1的电阻以取得所需的输出电压偏置,如1.6V。
假如二极管D1的电流可疏忽,则输出电压VO是:-(1+R2/R1)×(R5/(R3+R4))×VI+VCC×R5/(R6+P1+R7)=1.6-5×VI。假定二极管电压VDIODE为0.6VS,则VO=-(R5/R4)×VDIODE+VCC×R5/(R6+P1+R7) = 1.6-1.65=-0.05V。
维护ADC的箝位出现在0V邻近。提高箝位电平会下降电路在非箝位区内的线性度。换句话说,在箝位电平与线性度之间存在一个规划折中。电阻R8约束经过ADC输入端的电流。电容C2为可选,它约束VADC/VI带宽。电容C1可削减来自-VCC电源的噪声。
责任编辑:gt