导言
自2007年头,Jobs在三番的Apple全球新产品发布会上展现了iPhone那刻起,iPhone完全的改动整个无线工业,甚至有分析师称,自贝尔创造第一部电话以来,iPhone 是业界期望值最高的一款手机。
iPhone富丽的UI界面,友爱共同的用户体会,使这款手机当即成为时髦的代名词。但是很少人知道,支撑iPhone华美舞姿的心脏正是这颗三星的多媒体使用处理器——S3C6400。该处理器是韩国三星电子依据ARM1176JZF内核构建的高功用多媒体使用处理器,她不只具有强壮的硬件编解码单元,完善的外设,并且具有高达667MHz的运转频率,确保了Mac OS在iPhone上演绎绝美的篇章。强悍的S3C6400处理器也引起数字电视、机顶盒、游戏机以及手机在内的消费及无线产品、军用PDA、GPS导航、视频监控等多使用范畴的重视。华恒科技依据多年在嵌入式Linux范畴的技能耕耘与堆集,为S3C6400处理器与linux渠道的开发和使用供给强壮的技能支撑。
1. S3C6400处理器架构与技能特性
1.1. ARM11架构特性
ARM11系列微处理器是ARM公司近年推出的新一代RISC处理器,它是ARM新指令架构——ARMv6的第一代规划完结。最新的ARM处理器架构—ARMv6,发布于2001年10月,它建立于曩昔十年ARM许多成功的结构体系基础上。
ARMv6架构是依据下一代的消费类电子、无线设备、网络使用和轿车电子产品等需求而量身拟定的。ARM11的媒体处理才能和低功耗特色,特别适用于无线和消费类电子产品;其高数据吞吐量和高功用的结合十分合适网络处理使用;别的,也在实时功用和浮点处理等方面ARM11可以满意轿车电子使用的需求。可以预言,依据AMRv6体系结构的ARM11系列处理器将在上述范畴发挥巨大的效果。
S3C6400这款ARM11处理器的超强功用是由ARMv6架构的特性决议的,ARMv6架构经过以下几点来增强处理器的功用:
多媒体处理扩展
使MPEG4编码/解码加快一倍
音频处理加快一倍
增强的Cache结构
实地址Cache
削减Cache的刷新和重载
削减上下文切换的开支
增强的反常和中止处理
使实时使命的处理愈加敏捷= 支撑Unaligned和Mixed-endian数据拜访
使数据同享、软件移植更简略,也有利于节约存储器空间
对绝大多数使用来说,ARMv6坚持了100%的二进制向下兼容,使用户曩昔开发的程序可以进一步承继下去。ARMv6坚持了一切曩昔架构中的T(Thumb指令)和E(DSP指令)扩展,使代码紧缩和DSP处理特色得到连续;为了加快Java代码履行速度的ARM Jazalle技能也持续在ARMv6架构中发挥重要效果。
1.2.S3C6400处理器特性
S3C6400是一款32位RISC微处理器,它的方针是为移动电话和一般使用供给一个具有较高本钱效益,低功率,高功用的使用处理器解决方案。
为了给2.5G和3G通讯服务供给优化的H/W功用,S3C6400选用由AXI,AHB和APB总线组成的64/32-bit内部总线结构,集成了许多强壮的硬件加快器以完结视频处理,音频处理,2D图象,显现操作与缩放等使命。集成的多媒体解码器(MFC)支撑mpeg4/h.263/h.264的编码与解码,并能对VC1进行解码。这种H/W编码/解码器支撑实时视频会议体系,以及NTSC和一切PAL制式的电视信号输出。
S3C6400具有优化的接口来衔接具有保持高端通讯服务所要求带宽才能的外部存储器。内存体系有着两个外部存储端口:一个是DRAM端口,另一个是Flash/ROM/DRAM端口。DRAM端口可以经过装备来支撑mobile DDR,DDR,mobile SDRAM和规范SDRAM,Flash/ROM/DRAM端口可以支撑SLC和MLC两种类型的 NAND Flash,NOR-Flash, oneNAND, CF,ROM型外部存储器,mobile DDR, DDR, mobile SDRAM 和SDRAM。
为了下降体系总本钱,增强全体功用,S3C6400包括许多硬件配件,比方摄像接口,TFT 24位真五颜六色LCD控制器,体系办理司理(电源办理等等),4通道的UART,32通道的DMA, 4通道定时器,通用输入/输出端口,I2S总线接口,I2C总线接口,USB主机,高速USB OTG (480mbps)SD主机及高速多媒体卡接口和锁相环的时钟。
POP(Package on Package)选项与MCP可用于小型factor 使用。处理器特性如下:
依据ARM1176JZF-S,具有Java加快引擎的微处理器子体系
16/16KB I/D 缓存, 16/16KB I/D TCM
533/667MHz 主频
一条8位ITU601/656摄像接口。最大支撑scaled400万像素和unscaled1600万像素解决方案
多格局解码器( MFC )供给最大30fps @ SD的MPEG4/h.263/h.264编/解码,以及的VC1 视频解码
2D图加快,支撑bitblt和旋转
97音频解码器接口与PCM串行音频接口
1/2/4/8 bpp 并行或16/24bpp非并行五颜六色TFT支撑,最高分辨率1024×1024
I2S , I2C接口支撑
用于FIR,MIR和SIR的专用IRDA端口
灵敏装备GPIOS
1个USB 2.0 OTG端口,支撑高速(480mbps,板载收发芯片)
1个USB 1.1 host端口,支撑全速(12mbps,板载收发芯片)
高速MMC/SD卡支撑
实时时钟,锁相环, PWM定时器及看门狗定时器
32通道DMA控制器
支撑8x8key矩阵
先进的移动使用电源办理
存储子体系
SRAM/ROM/NOR/NAND(SLC/MLC)接口Interface,x8 或 x16 数据总线
乱序OneNAND 接口,x16 数据总线
SDRAM / Mobile SDRAM 接口,x16 或 x32数据总线 (133Mbps/pin)
Mobile DDR接口,x16 or x32数据总线(266Mbps/pin DDR)
处理器架构如图:

2. 华恒科技HHS3C6400-Integration-R1渠道的软件、硬件规划
2.1.华恒HHS3C6400-Integration-R1硬件结构框图

2.2.华恒HHS3C6400-Integration-R1开发板图片
