瑞萨电子株式会社今天宣告,开宣布第三代 32 位 RX CPU 核 —— RXv3。RXv3 CPU核将用于瑞萨电子的新式 RX 微操控器(MCU)系列,该新式微操控器将于 2018 年末正式推出。新式 MCU旨在满意下一代智能工厂、智能家居和智能基础设施中的电机操控和工业运用所需求的实时性和更强的稳定性。
立异的 RXv3 核大幅提升了久经验证的瑞萨电子 RX CPU 核架构功用,完成了高达 5.8 CoreMark®/MHz 的功用(按照 EEMBC® 基准测验进行评测),可供给业界抢先的功用(注)、成效和呼应才能。RXv3 核向后兼容瑞萨电子当时的 32 位 RX MCU 系列中的RXv2 和 RXv1 CPU 核。因为选用相同 CPU 核指令集,其二进制兼容功用够保证根据上一代 RXv2 和 RXv1核编写的运用程序能够持续用于根据 RXv3 的 MCU。规划人员根据 RXv3 核的 MCU 开展工作,能够借助于强壮的瑞萨电子 RX系列 开发生态体系来开发他们自己的嵌入式体系。
瑞萨电子物联网渠道业务部产品营销副总裁 Daryl Khoo 标明, “RXv3 具有顶级的内核技能,面向工业物联网年代广泛的嵌入式运用。在这个年代中,不断提高的体系杂乱性对功用和成效提出了更高的要求。 EEMBC CoreMark/MHz 处理器基准测验清楚地标明,RXv3 核是现在业界同类产品中功用最优的CPU 核。瑞萨电子再一次为咱们客户的下一代嵌入式体系供给了杰出的 MCU 功用和成效。”
RXv3 CPU 核的首要特点
这款共同的 RX CPU 核将优化的成效规划与先进的制作工艺完美结合,可完成超卓的功用。新的 RXv3 CPU 核首要选用 CISC(杂乱指令集核算机)架构,在代码密度方面比RISC(精简指令集核算机) 架构具有更显着的优势。 RXv3 运用指令流水线 来供给与RISC适当的高周期指令(IPC)功用。新的 RXv3 核根据老练的 RXv2 架构,具有增强的指令流水线、针对寄存器组保存功用的多种选项以及双精度浮点单元(FPU)功用,可完成最超卓的核算功用、功耗和代码功率。
杰出的核算功用和成效
·增强型 RX 核五级超标量架构能够让指令流水线一起履行更多指令,并且能够一起坚持超卓的电源功率。
·RXv3 核将使第一批新式 RX600 MCU 完成 44.8 CoreMark/mA的能效,选用节能的缓存规划,削减片上闪存读取时(例如提取指令)的拜访时刻和功耗。
最快的呼应速度
·RXv3 核经过单周期寄存器保存这一新的功用选项,明显缩短了中止呼应时刻
·经过运用专用指令以及具有高达 256 个存储区的保存寄存器组,规划人员能够最大极限地削减在电机操控等实时运用中运转嵌入式体系所需求的中止处理