您的位置 首页 软件

数字时钟办理模块与嵌入式块RAM

数字时钟管理模块与嵌入式块RAM-业内大多数FPGA 均提供数字时钟管理( 赛灵思公司的全部FPGA 均具有这种特性)。赛灵思公司推出最先进的FPGA 提供数字时钟管理和相位环路锁定。相位环路锁定能够

3.数字时钟办理模块(DCM)

业界大多数FPGA 均供给数字时钟办理( 赛灵思公司的悉数FPGA 均具有这种特性)。赛灵思公司推出最先进的FPGA 供给数字时钟办理和相位环路确定。相位环路确定能够供给准确的时钟归纳,且能够下降颤动,并完成过滤功用。

4.嵌入式块RAM(BRAM)

大多数FPGA 都具有内嵌的块RAM,这大大拓宽了FPGA 的使用规模和灵敏性。块RAM 可被装备为单端口RAM、双端口RAM、内容地址存储器(CAM) 以及FIFO 等常用存储结构。RAM、FIFO 是比较遍及的概念,在此就不冗述。CAM 存储器在其内部的每个存储单元中都有一个比较逻辑,写入CAM 中的数据会和内部的每一个数据进行比较,并回来与端口数据相同的一切数据的地址,因而在路由的地址交换器中有广泛的使用。除了块RAM,还能够将FPGA 中的LUT 灵敏地装备成RAM、ROM 和FIFO 等结构。在实践使用中,芯片内部块RAM 的数量也是挑选芯片的一个重要因素。

图2-7 内嵌的块RAM

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/qianrushi/ruanjian/183775.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部