您的位置 首页 软件

ARM硬件规划:EBI总线

1地址线引脚AT91X40X系列地址总线有24根地址线并且因此能够访问16M的存储器空间。地址线A0-A23不能和任何PIO线或内部设备复用。地址线A20-

1.地址线引脚

AT91X40X系列地址总线有24根地址线而且因此能够拜访16M的存储器空间。地址线A0-A23不能和任何PIO线或内部设备复用。地址线A20-A23复用为PIO线和四个附加的4个片选线。在拜访设备时假如这4个高4位地址线不运用,他们能够作为片选线或PIO线。当运用根据闪存的AT91X40X系列微操控器时,留意地址线A20复位后不得作为片选线(CS7)或PIO线。A20是内部闪存的MSB(最高位)。

2.数据总线引脚

AT91X40X系列数据总线能够运用8-位或16-位形式,这依赖于片选线0(NCSO)的BMS引脚状况和其他所有片选线的EBI芯片挑选寄存器的装备。需求留意的是,AT91X40X系列微操控器的数据总线没有内部上拉或下拉电阻。强烈建议你添加100KR左右的上拉或下拉电阻以避免外部搅扰信号导致的不知道动作和/或内部振荡器毛病导致的VDDIO和VDDCORE的额定电流损耗。AT91的EBI数据总线能够驱动的负载电容能够经过AT91EBI守时计算器运用笔记预算。

3.操控信号引脚

操控总线有以下几个形式读写线,片选线和字节挑选线,他们运用户能够衔接多种存储器和外围设备。留意的是,依赖于微操控器的主时钟,有必要NWR和NRD线可接受的最大负载电容在可接受的范围内。过载的NWR和NRD线能够延伸一些EBI延时,因此产生读或写拜访不一致。

操控总线信号能够驱动的负载电容能够经过AT91 EBI守时计算器运用笔记预算。

4.NWAIT引脚

在拜访的任何时刻或规范的等候状况不满足时NWAIT引脚能够添加读或写拜访的额定的等候周期。当NWAT引脚被检测到为低时,内核时钟中止而且EBI中止当时拜访但不改动输出信号或内部计数器和状况。当NWAIT引脚被从头开释后,内核时钟发动而且EBI完毕拜访操作。

NWAIT引脚输入低激活而且在主时钟的上升沿检测。NWAIT输入信号只是能够在主时钟低阶段同步激活。

NWAIT信号在时钟的上升沿也有必要确保设置时刻和坚持所需的时刻匹配。当设置和坚持时刻不匹配时,它能够当即冻住EBI信号到他们的活动状况(或乃至一些周期之后)而且坚持这个状况直到履行硬件复位。假如NWAIT引脚由像DSPFPGA之类的外部器材驱动,用户有必要确保当AT91微操控器上电时NWAIT引脚为高驱动。假如NWAIT引脚未运用,有必要添加一个100KR的上拉电阻

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/qianrushi/ruanjian/254277.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部