在日前出炉的很多技能陈述中,英特尔就其对多核处理器未来的研讨,泄漏了更多的详细信息。其间的亮点包含数据率到达15Gbps的新式超低功耗芯片到芯片互连研讨成果,以及在多个内核和它们的内存更有用的扩展使命的各种技能。英特尔没有泄漏在其商用产品中何时会选用这些新技能。
“终究咱们将可以把兆兆bps级的数据传输到多个内核裸片上,”来自英特尔的院士兼I/O研讨总监Randy Mooney说,可是,选用现在的技能或许需求有100W的惊人功耗。
在日本举行的超大规模集成电路研讨会(VLSI Symposium)的一次陈述中,英特尔工程师对芯片到芯片链接的描绘是:速度从5Gbps到15Gbps不等,功耗水平低至2.7mW/Gbps。该技能已使用于英特尔的具有80个内核的原型Terascale处理器,功耗从以5Gbps的14mW到15Gbps的75mW。
Rambus于本年前期发布了一项速率能到达2.2 mW/Gbps的I/O的技能,可是,它仅以6Gbps的速度运行为特征。“咱们正在生成快速I/O,其功耗低至现在出产的接口的功耗的14%。” Mooney如是表明。
英特尔选用多种技能完成了它的低功耗水平。该规划动态地调理发送器和接收器芯片的频率和电平。此外,英特尔选用被迫电感而不是电阻器来终接数据线。 Mooney说,这种芯片经过撤销时钟缓冲器也节省了功耗,让时钟信息跟着它经过一条具有受控电气特性的导线而改变。时钟改变不会让处理使命中止,可是,撤销缓冲器会使功耗得到明显的下降。
在别的一篇论文中,英特尔泄漏了一种事务处理内存的软件完成计划,曩昔,为了等候内存变为可用,要中止履行一些使命,新的计划让处理器能消除很多的粗粒度确定机制。经过选用精密粒度的所谓原子级事务处理技能,英特尔能依据使用供给5%到100%的功能改善。“已经有很多的原子级事务处理完成计划,可是这一种完成计划能使具有数十个内核的芯片得到很好的晋级,”英特尔担任Terascale核算研制项目的助理总监Jerry Bautista表明。
在Terascale项目的其它发展中,英特尔泄漏说,公司在裸片大将选用一种硬件调度单元,以更好地对把线程分配到内核的处理进程进行办理。这种硬件调度器在一个仿真64内核的CPU上获得了双倍的功能。