本文依据NiosII嵌入式体系的Avalon总线标准,提出了一种可控震源扫描信号发生器IP核规划的办法,并具体介绍了IP核的硬件和软件规划。该办法选用自定制组件的软、硬件协同规划,完成了起止频率和扫描时长可调的线性升降频正弦扫描信号与频率可调的伪随机扫描信号发生器的IP核规划。经过对该IP核进行验证,证明了其可行性和正确性。
根据Nios_的扫描信号发生器IP核规划.pdf
本文根据NiosII嵌入式系统的Avalon总线规范,提出了一种可控震源扫描信号发生器IP核设计的方法,并详细介绍了IP核的硬件和软件设计。该方法采用自定制组件的软、硬件协同设计,实现了起止频率和扫描
本文依据NiosII嵌入式体系的Avalon总线标准,提出了一种可控震源扫描信号发生器IP核规划的办法,并具体介绍了IP核的硬件和软件规划。该办法选用自定制组件的软、硬件协同规划,完成了起止频率和扫描时长可调的线性升降频正弦扫描信号与频率可调的伪随机扫描信号发生器的IP核规划。经过对该IP核进行验证,证明了其可行性和正确性。
根据Nios_的扫描信号发生器IP核规划.pdf