PCB规划技能会对下面三种效应都发生影响:
1.静电放电之前静电场的效应
2.放电发生的电荷注入效应
3.静电放电电流发生的场效应
可是,首要是对第三种效应发生影响。下面的评论将针对第三条所述的问题给出规划攻略。
一般,源于接纳电路之间的场耦合能够经过下列办法之一减小:
1.在源端运用滤波器以衰减信号
2.在接纳端运用滤波器以衰减信号
3.添加间隔以减小耦合
4.下降源和/或接纳电路的天线作用以减小耦合
5.将接纳天线与发射天线笔直放置以减小耦合
6.在接纳天线与发射天线之间加屏蔽
7.减小发射及接纳天线的阻抗来减小电场耦合
8.添加发射或接纳天线之一的阻抗来减小磁场耦合
9.选用共同的、低阻抗参阅平面(好像多层PCB规划所供给的)耦合信号,使它们坚持共模办法
在详细PCB规划中,如电场或磁场占主导地位,运用办法7和8就能够处理。但是,静电放电一般一起发生电场和磁场,这说明办法7将改进电场的抗扰度,但一起会使磁场的抗扰度下降。办法8则与办法7带来的作用相反。所以,办法7和8并不是完善的处理方案。不管是电场仍是磁场,运用办法1~6与9都会获得必定的作用,但PCB规划的处理办法首要取决于办法3~6和9的归纳运用。