小编关于Virtex和Kintex UltraScale架构的FPGA和Vivado开发东西的一些首要的亮点:
• 根据UltraScale架构的FPGA完结数据传输机制是经过将高性能的并行专用IO接口和高速的串行收发器结合起来完结的,UltraScale架构的串行收发器传送数据的速率可以到达16.3Gbps,满意干流的串行协议要求,当然传输速率也可以到达32.75Gbps,答应25G+比特位的地板规划,并且相对曾经的收发器而言,可以大大下降每比特位传输的功耗。UltraScale架构的FPGA芯片中的收发器都兼容PCIe3.0和PCIe4.0,专用的PCIe集成模块支撑PCIe3.0 X8型端口和根端口的规划需求。
• UltraScale架构包含了功用强壮的可重装备时钟办理电路,首要包含时钟归纳,缓存模块和布局组件,一同协作组成了高性能的时钟结构,可以满意各种规划的要求。这个时钟网络答应在FPGA内部灵敏的对时钟信号进行布局布线,来下降时钟差错、功耗和推迟,将时钟信号的传输差错降到最小。
• 与以往的FPGA比较,UltraScale架构的FPGA中的时钟切割和门控距离技能可以供给对时钟功耗的额定操控。
• 现在的FPGA结构包含许多组件,例如可装备逻辑块(CLB),CLB中又包含六输入查找表(LUTS)和触发器;带有27×18乘法器的DSP;36Kbit的块RAM存储单元,支撑内置FIFO和ECC。此外还有许多的逻辑功用,CLB支撑移位寄存器,乘法器和进位逻辑,也能将LUT装备成分布式存储模块,当可装备的高效的块RAM资源不行时,这将是一个非常好的补偿办法。DSP组件也进行了更新强化,支撑96比特位宽的XOR(异或)功用,支撑27比特位的超前进位加法器和30比特位宽的输入信号,DSP部分可以独立完结许多功用,包含乘累加、乘加和模式识别等运算。
• UltraScale架构包含了几种盛行的通信协议的集成模块。例如在Kintex和Virtex UltraScale系列的器材中集成了支撑PCIe、100G以太网和150G Interlaken协议的多功用集成模块。
• 除了通信协议外,每个I/O模块包含了一个可编程存储器的PHY,经过MIG(存储器接口生成器)东西完结功用装备。
UltraScale架构和优化后的Vivado开发东西的推出,Xilinx为开发人员供给了高效率的解决方案,大大缩减了开发周期。
• Vivado IP封装器和IP核目录选用IP-XACT规范,这个规范时由SPIRIT ConsorTIum创立的,已经成为封装、集成和重复运用IP核的规范结构,Vivado IP封装器可以将束缚文件、测验鼓励文件和阐明文档集成在一同,用于扩展你自己的IP核目录,可以保存问你自己的本地文件或许存放在一个同享的网络驱动器上。
• Vivado IP核目录答应开发人员将他们自己的IP核与Xilinx和第三方供给的IP核放在一同办理,这样选用共同的易于运用的方法,一切IP核可以再不同的规划团队之间同享运用。
• Vivado IP核集成器(IPI)选用以IP核为中心的规划流程,这样可以加速体系集成的时刻,将体系的各部分组件更快更简略的集成在一同,构成一个体系。运用内部交互的图画化用户界面,IPI供给智能主动衔接IP核接口,一键生成IP子体系和强壮的调试功用,让规划开发人员可以以快速简略简略的方法将他们IP核目录里边的IP核衔接集成在一同。