
基于EPIC6F256和TMS320C6713芯片实现光纤传感信号采集系统的设计-在光纤传感信号处理系统中,需要处理的是水听器阵列的海量信号,对处理速度要求高。用FPGA来实现多路高速数据采集、数字信号存取的同步时钟控制,可使时序关系整齐,延迟一致、易于修改。同时利用FPGA的多I/O功能实现各个模块之间的数据缓存与接口设计.可以克服数据传输的瓶颈。TI公司的32位DSP芯片TMS320C 6713,其性价比高.特别适合于光纤传感信号处理系统解算量大。实时性要求高和计算精度要求高的场合。本文采用FPGA+DSP构建光纤传感信号采集处理系统.主要由ATD转换芯片、FPGA、FIFO、DSP及其外围电路组成,系统结构框图如图1所示。

基于CPLD器件MAXII EPM1270和PCI总线实现数据接收卡的设计-在CompactPCI端,PCI 9656提供了66MHz、64bit总线应用所需信号,可依据CompactPCI规范连接,通过简单的外部电路,可实现Hot Swa p功能。

解码模块的结构原理及如何基于FPGA芯片实现设计-其中读头是整个系统的核心部分,控制整个识别过程中与标签之间的通信,并提供与后台计算机的接口。天线用来发送射频信号给电子标签,并把电子标签响应的数据接收回来。电子标签存储着目标的信息,它进入识别区域时被天线发送的射频信号激活,然后向读头返回应答,从而完成一次识别。

采用可编程逻辑芯片实现数字电视条件接收系统的应用方案-现在数字电视大多采用了MPEG2传送流(TS)的方式来进行广播。在广播之前要先将TS按照一定的方法进行加扰,使得没有授权的用户不能收到正确的信号数据。而授权用户在接收到加扰的TS码流之后,他们的接收机能按照一定的方式进行解扰,恢复出正确的数据信号。具体来说加扰就是用一个控制字(CW)来产生一系列的伪随机序列码,用它跟TS中的数据进行异或,打乱原来TS中正确的信号数据。接收机在解扰时再根据相同的CW来产生和加扰时一样的随机序列,并通过异或的方式将被加扰的数据正确地恢复回来。因此解扰的关键就是要获得加扰时用的CW值。

关于机器视觉的一些事-机器视觉系统利用机器代替人眼来做测量和判断,通过机器视觉产品将被摄取目标转换成图像信号,传送给专用的图像处理系统,根据像素分布和亮度、颜色等信息,转变成数字化信号;图像系统对这些信号进行各种运算来抽取目标的特征,进而根据判别的结果来控制现场的设备动作。

一个基于FPGA和USB 2.0的高速CCD声光信号采集系统设计-在现代通信和雷达领域中,宽带、高增益、实时并行处理是现代接收机的重要标志。因而,这种具有高速并行处理能力和特有的大带宽性能的声光处理系统具有巨大的潜在优势。以声光器件为基础的接收机除了具有宽带、高增益、实时并行处理等特点外,还具有容量大,体积小,功耗低等优点。因而,采用声光信号处理技术解决带宽、高增益和实时并行处理问题具有重要意义,声光信号的采集系统的设计是整个声光系统关键之一。这里设计了一个基于FPGA和USB 2.0的高速CCD声光信号采集系统,为声光信号采集提供了硬件平台。

基于FPGA的压控晶振同步频率控制系统的研究与设计-本文主要介绍了基于FPGA的压控晶振同步频率控制系统的研究与设计。利用GPS提供的1pps秒脉冲信号,为解决上述问题,在FPGA的基础上利用干扰秒脉冲信号消除和偏差频率平均运算等方法,减少外围电路,既消减了GPS时钟信号的随机干扰误差,又消除了本地晶振时钟信号的累计误差,从而控制本地压控晶振输出频率,提高晶振的长期稳定性。

赛灵思 FPGA 芯片对模拟输入信号的数字化介绍-现如今,赛灵思 FPGA 上采用低电压差分信令 (LVDS) 输入, 仅需一个电阻器和一个电容器就能实现模拟输入信号的数字化 。 由于数百组 LVDS 输入驻留在生成电流的赛灵思器件上,因此理论上可通过单个 FPGA 芯片实现数百模拟信号地数字化。 我们的团队近期在为数字化 128 元件线性超声波阵列换能器信号研究选项时,发现了 一个极具潜力的设计领域 ——可用 3.75MHz 中央频率配合 5 位分辨率对限带输入信号进行数字化。