我原先用的是AVR,然后到STM32,进入公司之后开始用TI C2000系列DSP直到现在。
FPGA设计:PLL 配置后的复位设计-先用FPGA的外部输入时钟clk将FPGA的输入复位信号rst_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL输出有效时钟之前,系统的其他部分都保持复位状态。
在线咨询:
邮箱: kf@86ic.com