在云端,还好吗?

在云端,还好吗?

十四个月之前,我参加了一次Plunify的媒体沙龙活动,写了一篇名为《云时代才刚刚开始》的文章,谈了一点我对把芯片设计结合云计算和对Plunify这家创业公司的看法。那时候,Plunify主推的业

广告

DSP编程技巧之12-揭开编译器奥秘面纱之代码标准MISRA-C

如果我们自己编写了一个程序,程序能正常编译,运行起来也实现了我们期望的输出,那是不是这个程序就很完善了呢?对于工业产品来说,“好”、“能用”和&ld

一个规划问题引发的ESD沉思

前些时候写了电子产品设计方面有关ESD的短文(详解PCB板的ESDhttp://www.eepw.com.cn/article/275810.htm),在文章中总结了9种在电子产品设计时使用的防静

根据FPGA器材和Libem开发环境完成SpaeeWire Codec接纳端的时序规划

基于FPGA器件和Libem开发环境实现SpaeeWire Codec接收端的时序设计-SpacewiTe是欧空局2003年提出的一种高速的、点对点、全双工的串行总线网络,面向空间应用。它以IEEE 1355—1995和LVDS标准为基础,提供了一种通用接口标准以简化和规范不同设备之间的互连,对解决目前星上数据处理系统的总线带宽不足有重要作用。而且,随着FPGA容量增大和功耗降低,以及内部软核的广泛应用,使用FPGA开发数字电路,可以缩短设计时间、减少PCB面积、提高系统的可靠性,FPGA已成为解决系统级设计的重要选择方案之一。本文在Actel的集成开发环境Libem下编写了HDL代码,利用内部集成仿真工具Mod—elSim对设计进行了时序仿真。

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部