
循环冗余码校验CRC(Cyclic Redundancy Check)广泛用于通讯领域和数据存储的数据检错。基于FPGA在通讯领域和数据存储的应用越来越广泛,CRC的编码解码模块已经是FPGA上的常用

过去对CAN的漏检错帧概率的研究很有限,数据的获得主要依靠大量的仿真测试。由于要仿真的量太大,实际上仿真的仍然是极小的样本,所以得到的漏检错帧概率可信性不足。本文介绍了漏检实例的构造方法,从而进行漏检
循环冗余码校验CRC(Cyclic Redundancy Check)广泛用于通讯领域和数据存储的数据检错。基于FPGA在通讯领域和数据存储的应用越来越广泛,CRC的编码解码模块已经是FPGA上的常用
过去对CAN的漏检错帧概率的研究很有限,数据的获得主要依靠大量的仿真测试。由于要仿真的量太大,实际上仿真的仍然是极小的样本,所以得到的漏检错帧概率可信性不足。本文介绍了漏检实例的构造方法,从而进行漏检