数字式电容测试仪(556、CD4518、CD4511)

如图所示为数字式电容测试电路。该测试仪由时基脉冲发生器、单稳态触发器、加法计数器、译码、驱动器及LED发光数码管等组成。时基脉冲发生

广告

PIC单片机与16位串行D/A转化原理

下面介绍了基于PIC单片机与16位串行D/A转换的原理:1.基本原理D/A转换器相当于一种译码电路,它将数字输入传换为模拟输出:其中,D是数字输入,VR是模拟

使用FPGA完成无线分布式收集体系规划

在无线分布式采集系统设计中,采用了基于卷积编码、Viterbi译码的编码和互为备份的双通道传输方案,利用了FPGA内丰富的逻辑资源以及存储资源,实现了数据的远距离同步可靠传输。

一种改善Turbo码译码器的FPGA规划与完成

提出了一种基于MAX-Log-MAP算法的更有效减小译码延时的方法,通过并行计算前向状态度量和后向状态度量,将半次迭代译码延时缩短一半,而译码性能没有损失,同时也减小了硬件实现中的时序控制复杂度。

根据FPGA的高速并行Viterbi译码器的规划与完成

根据FPGA的高速并行Viterbi译码器的规划与完成

针对319卷积编码,提出一种Viterbi译码器的FPGA实现方案。该方案兼顾了资源消耗和译码效率,通过有效的时钟和存储介质复用,实现了高速并行的译码功能,并利用Verilog语言在Xilinx IS

根据可编程状态机的Turbo译码器规划

介绍了基于常变量可编程状态机(KCPSM)的Turbo译码器的设计。在该设计中采用Xilinx公司的嵌入式处理器IP核作为主控单元,使译码器的译码参数可根据使用情况通过程序进行调整,并在对硬件结构分析

一种根据FPGA的嵌入式块SRAM的规划

文章中提出了一种应用于FPGA的嵌入式可配置双端口的块存储器。该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路。在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端

TPC码译码器硬件仿真的优化规划

介绍一种TPC码迭代译码器的硬件设计方案,基于软判决译码规则,采用完全并行规整的译码结构,使用VHDL硬件描述语言,实现了码率为1/2的(8,4)二维乘积码迭代译码器,并特别通过硬件测试激励来实时测量

针对FPGA优化的高分辨率时刻数字转化阵列电路

介绍一种针对FPGA优化的时间数字转换阵列电路。利用FPGA片上锁相环对全局时钟进行倍频与移相,通过时钟状态译码的方法解决了FPGA中延迟的不确定性问题,完成时间数字转换的功能。

根据CPLD的八段数码显现管驱动电路设计

时钟脉冲计数器的输出经过3 线—8 线译码器译码其输出信号接到八位数码管的阴极Vss0、Vss1、Vss2、Vss3、Vss4、Vss5、Vss6、Vss7 端。要显示的数据信息A~H中哪一个,通过八

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部