JTAG/ICE端口引脚
在带IEEE1149规范的JTAG/ICE端口的任何ARM处理器中,TDI,TDO,TMS和TCK是最少的引脚。除TDO引脚外的其他一切引脚内部均有大约10KR的上拉电阻。
这些引脚用来拜访ARM内核的ICE以进行调试。ATX40X系列在数字I/O单元不具有鸿沟扫描特性,因而在此系列中JTAG的鸿沟扫描特性不能运用。
PIO引脚
1.复用引脚
大多数的I/O引脚复用为一个或两个内部设备。这些引脚的大多数在PIO形式重新组织状况,举例来说,关于P21/TXD/NTR1示例来说,不受内部设备驱动。其他一些引脚像地址线A20-A23在外围形式有他们自己的组织状况,举例来说,受EBI驱动。假如这些引脚复位后由不由外围设备驱动,他们作为通用I/O引脚。
未运用的引脚不必衔接但为了防止一些外部反常信号导致的不必要行为和/或内部震动导致的额定电流损耗,一般考虑在初始化代码中设置这些未运用的引脚为输出形式。这些I/O线在嵌入式微控制器中没有上拉或下拉电阻。
2.单一功用的PIO引脚
单一功用的PIO引脚不好任何内部设备复用的I/O引脚。缺省状况,一切I/O引脚在复位后在输入形式。未运用的I/O引脚能够不衔接,但要在初始化代码中设置为输出形式。这些I/O线在嵌入式微控制器中没有上拉或下拉电阻。