介绍了一种根据FPGA的水声信号数据收集与存储体系的规划与完成,给出了体系的总体方案,并对各部分硬件和软件的规划进行了详细描述。体系以FPGA作为数据的操控处理中心,以存储容量达2GB的大容量NAND型Flash作为存储介质。该体系主要由数据收集模块、数据存储模块和RS~232串行通讯模块组成,具有安稳牢靠、体积小、功耗低、存储容量大等特色,试验证明该体系满意规划要求。
根据FPGA的水声信号高速收集存储体系规划.pdf
介绍了一种基于FPGA的水声信号数据采集与存储系统的设计与实现,给出了系统的总体方案,并对各部分硬件和软件的设计进行了详细描述。系统以FPGA作为数据的控制处理核心,以存储容量达2GB的大容量NAND
介绍了一种根据FPGA的水声信号数据收集与存储体系的规划与完成,给出了体系的总体方案,并对各部分硬件和软件的规划进行了详细描述。体系以FPGA作为数据的操控处理中心,以存储容量达2GB的大容量NAND型Flash作为存储介质。该体系主要由数据收集模块、数据存储模块和RS~232串行通讯模块组成,具有安稳牢靠、体积小、功耗低、存储容量大等特色,试验证明该体系满意规划要求。
根据FPGA的水声信号高速收集存储体系规划.pdf