您的位置 首页 技术

AD9528时钟发生器参数介绍及中文PDF下载

AD9528相关信息来自ADI官网,具体参数以官网公布为准,AD9528供应信息可在查IC网搜索相关

AD9528相关信息来自ADI官网,详细参数以官网发布为准,AD9528供给信息可在查IC网查找相关供给商。

产品概况

AD9528是一款双级PLL,集成JESD204B SYSREF发生器,可用于多器材同步。榜首级锁相环(PLL) (PLL1)经过削减体系时钟的颤动,然后完成输入基准电压调度。第二级PLL (PLL2)供给高频时钟,可完成来自时钟输出驱动器的较低积分颤动以及较低宽带噪声。外部VCXO供给PLL2所需的低噪声基准电压,以满意严苛的相位噪声和颤动要求,完成能够承受的功用。片内VCO的调谐频率规模为3.450 GHz至4.025 GHz。集成的SYSREF发生器输出单次、N次或接连信号,并与PLL1和PLL2输出同步,以便对齐多个器材的时刻。

AD9528发生最高频率为1.25 GHz的六路输出(输出0至输出3、输出12和输出13),以及最大频率高达1 GHz的八路输出。每一路输出均可装备为直接从PLL1、PLL2或内部SYSREF发生器输出。14路输出通道的每一路都包括一个带数字相位粗调功用的分频器,以及一个模仿微调相位推迟模块,答应悉数14路输出具有时序对齐的高度灵敏性。AD9528还可用作灵敏的双通道输入缓冲器,以便完成14路器材时钟和/或SYSREF信号的分配。发动时,AD9528直接向输出12和输出13发送VCXO信号,用作发动安排妥当时钟。

注意在整篇数据手册中,双功用引脚称号经过适用的相关功用来引证。

使用

  • 高功用无线收发器
  • LTE和多载波GSM基站
  • 无线和宽带基础设施
  • 医疗仪器
  • 为高速ADC、DAC、DDS、DDC、DUC、MxFE供给时钟;支撑JESD204B
  • 低颤动、低相位噪声时钟分配
  • 自动测试设备(ATE)和高功用仪器仪表

优势和特色

  • 14路输出,可装备为HSTL或LVDS
  • 最大输出频率
    • 6路输出高达1.25 GHz
    • 8路输出高达1 GHz
  • 取决于压控晶体振荡器
    • (VCXO)频率精度(发动频率精度:<±100 ppm)
  • 每路输出均供给专用的8位分频器
    • 粗调推迟: 63个步长为RF VCO分频器输出频率一半的步进,不受颤动影响
    • 微调推迟: 15个步进,分辨率为31 ps
  • 典型输出间偏斜: 20 ps
  • 针对奇数分频器设置供给占空比校对
  • 输出12和输出13,上电时VCXO输出
  • 肯定输出颤动: <160 fS(122.88 MHz时)
    12 kHz至20 MHz积分规模
  • 数字锁频检测

AD9528电路图

AD9528

AD9528中文PDF下载地址

AD9528下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/ad9528.pdf

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/xinpin/jishu/42615.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部