今日用MSP430的IO做按键,没有外部上拉电阻,发现设置内部上拉后有问题,认为只能在输出时才能用内部上拉,后边在网上搜到了这篇帖子,很好。转载一下。
今日协助一个人测验msp430f2002,他又提出了这样的要求,输入,msp430内部上拉,我又习惯性的说,不可啊,只能输出能够内部上下拉,他是个硬件工程师,很是置疑,其实我也置疑。
又细心看了下430的datasheet。对着内部电路一看,我靠,还真是。。作为一个电信专业身世的人,竟然。。没看内部结构就下了那样的定论,粗心了。
上下拉是否敞开是否REN寄存器决议的,而上拉仍是下拉是由OUT寄存器决议的,在作为输出时,跟着OUT的凹凸,主动挑选上下拉,作为输入的时分,咱们也能够人为的付OUT寄存器来得到上下拉。
下面转个上下拉的效果:
/上下拉电阻:
1、当TTL电路驱动COMS电路时,假如TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以进步输出高电平的值。
2、OC门电路有必要加上拉电阻,以进步输出的高电平值。
3、为加大输出引脚的驱动才能,有的单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了避免静电形成损坏,不必的管脚不能悬空,一般接上拉电阻发生下降输入阻抗,供给泄荷通路。
5、芯片的管脚加上拉电阻来进步输出电平,然后进步芯片输入信号的噪声容限增强抗搅扰才能。
6、进步总线的抗电磁搅扰才能。管脚悬空就比较简单接受外界的电磁搅扰。
7、长线传输中电阻不匹配简单引起反射波搅扰,加上下拉电阻是电阻匹配,有用的按捺反射波搅扰。
上拉电阻阻值的挑选准则包含:
1、从节省功耗及芯片的灌电流才能考虑应当满足大;电阻大,电流小。
2、从保证满足的驱动电流考虑应当满足小;电阻小,电流大。
3、关于高速电路,过大的上拉电阻或许边缘变陡峭。
归纳考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有相似道理。